ALINX-merki

ALINX AXKU042 KINTEX UltraScale FPGA þróunarborð

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-product

Útgáfuskrá
Alinx Electronic Technology (Shanghai) Co., Ltd, byggt á KINTEX UltraSacale röð þróunarvettvangi fyrir arkitektúr (líkan: AXKU042) hefur verið formlega gefin út. Til að gera þér kleift að skilja þennan þróunarvettvang fljótt höfum við tekið saman þessa notendahandbók.

Útgáfa Breyta skrá
REV1.0 Búa til skjöl
   
   
   
   
   
   

AXKU042 samþykkir kjarnaborð og stækkunarborðslíkan, sem auðveldar efri þróun og nýtingu notenda á kjarnaborðinu. Kjarnaborðið er búið fjórum 1GB háhraða DDR4 SDRAM flísum og tveimur 128Mb QSPI FLASH flísum. Hvað varðar hönnun stækkunarborðs höfum við útvíkkað margs konar viðmót fyrir notendur: tvö 10G SFP+ ljósleiðaraviðmót, 3 FMC stækkunarviðmót (1 HPC, 2 LPC), 1 gígabit nettengi, 1 UART raðtengi, 1 SD kortaviðmót, LED hnappar og svo framvegis. Eftirfarandi mynd er skýringarmynd af öllu þróunarkerfi uppbyggingu:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (1)

Í gegnum þessa skýringarmynd geturðu séð viðmót og aðgerðir sem AXKU042 þróunarráðið inniheldur:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (2)

FPGA kjarnaborð

  1. FPGA flís: Xilinx KINTEX UltraSacale flís XCKU040.
  2. DDR4: Með fjórum stórum 1GB (4 GB samtals) háhraða DDR4 SDRAM, er hægt að nota sem gagnageymslu fyrir FPGA, myndgreiningarskyndiminni og gagnavinnslu;
  3. QSPI FLASH tveir 128Mbit QSPI NOR FLASH minniskubbar er hægt að nota sem geymslu fyrir uppsetningu files og notendagögn;
  4. Einn mismunadrifandi kristal titringur upp á 200 Mhz;
  5. Tvær díóða LED, 1 aflvísir, 1 DONE stillingarvísir.
    Þróunarráð
    1. Tvö SFP og ljósleiðarasamskiptaviðmót, hvert ljósleiðaragagnasamskipti tekur á móti og sendir á allt að 16.3 Gb/s hraða.
    2. Eitt PCIE3.0 X8 tengi, endapunktastilling, er notað til að miðla gögnum á milli PC og PCIE.
    3. USB Uart tengi, notað til samskipta við tölvuna til að kemba. Raðtengi flísinn samþykkir USB-UAR flís Silicon Labs CP2102GM og USB tengið samþykkir MINI USB tengi.
    4. 1 rás 10/100M/1000MEthernet RJ45 tengi fyrir Ethernet gagnaskipti við tölvur eða önnur nettæki. Netviðmótskubburinn notar Micrel's KSZ9031 iðnaðar-gráðu GPHY flís.
  6. 3 staðlað FMC stækkunartengi, þar á meðal 2 LPC FMC stækkunartengi og 1 HPC FMC stækkunartengi, sem hægt er að tengja við ýmsar FMC einingar Xilinx eða Alinx (HDMI inntaks- og úttakseining, sjónauka myndavélareining, háhraða AD einingar osfrv. )
  7. 1Micro SD kortahaldari, notaður til að geyma stýrikerfismynd og file kerfi.
  8. 2 SMA ytri tengi, pinnar eru tengdir við senditækið fyrir ytri háhraða inntak og úttaksmerki.
  9. Um borð í hita- og rakaskynjara LM75 til að greina hitastig og rakastig umhverfisins í kringum borðið.
  10. Eitt EEPROM er notað fyrir IIC strætó samskipti og geymslu á sumum viðskiptavinaskilgreindum upplýsingum.
  11. 10 pinna 2.54 mm bil staðall JTAG tengi fyrir niðurhal og villuleit FPGA forrits. Notendur geta kembiforrit og hlaðið niður FPGA í gegnum XILINX niðurhalarann.
  12. Tveir 156.25Mhz mismunadrifskristallar um borð veita viðmiðunarklukku fyrir senditækið.
  13. Ljósdíóða, 1 rafmagnsvísir, 4 notendavísar, 1 par af pallborðsvísir.

Hluti 1 AXKU042 Þróunarráð

Hluti 1.1: FPGA Development Board Inngangur

AXKU042 (kjarna borð líkan, sama hér að neðan) FPGA kjarna borð, FPGA flís er byggt á XCKU040-2FFVA1156I frá XILINX fyrirtækinu XC7K325 röð. Þessi kjarna borð notar fjórar Micron's MT40A512M16LY-062EIT, sem hver um sig hefur 1GB afkastagetu, samtals getu er 4 GB. Að auki notar FPGA flís stillingar tveggja128MBit QSPI FLASH, notað sem FPGA gagnageymslu og kerfi files. Sex borð-til-borð tengin á kjarnaborðinu AXKU042 stækka 359 IO, þar af 104 IO stig af BANK64 og BANK65 er 3.3V, en önnur IO stig banka eru 1.8V; Að auki stækkaði kjarnaborðið einnig 20 pör af háhraða Transceiver GTH tengi. Fyrir notendur sem þurfa mikið af IO mun þetta kjarnaborð vera góður kostur. Og IO tengingarhluti, línan milli flísarinnar og tengisins hefur verið gerð með jöfnum lengd og mismunavinnslu, og kjarnaborðsstærðin er aðeins 80 * 60 (mm), mjög hentugur fyrir framhaldsþróun.

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (3)

Hluti 1.2: FPGA Chip
FPGA þróunarborðið notar Xilinx's KINTEX UltraScale flís, tegundarnúmer XCKU040-2FFVA1156I. Hraðaflokkurinn er 2 og hitaflokkurinn er iðnaðar. Þetta líkan er FFVA1156 pakki með 1156 pinna og 1.0 mm hæð. Nafnareglur flísanna fyrir Xilinx KINTEX UltraScale FPGA eru sýndar á mynd 1-2-1 hér að neðan:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- 28

Mynd 1-2-1 Flísalíkan Skilgreining KINTEX UltraScale Series Helstu breytur AXKU042 eru sem hér segir:

Nafn Sérstakar breytur
Rökfræðileg frumur 530,250
CLB LUT 242,400
CLB flipflops 484,800
Lokaðu fyrir vinnsluminni (Mb) 21.1
DSP sneiðar 1,920
PCIe Gen3 x8 3
GTH senditæki 20 个, 16.3Gb/s hámark
Hraðaeinkunn -2
Hitastig Iðnaðar

Hluti 1.3: DDR4 DRAM
AXKU042 FPGA þróunarborðið er búið fjórum Micron 1GB DDR4 flögum, gerð MT40A512M16LY-062EIT. Fjögur DDR4 SDRAM mynda 64 bita rútubreidd. Vegna þess að fjórir DDR4 flísar eru tengdir við FPGA getur DDR4 SDRAM keyrt á allt að 1200MHz hraða og fjögur DDR4 minniskerfi eru beintengd við BANK44, BANK45 og BANK46 tengi FPGA. Sértæk uppsetning DDR4 SDRAM er sýnd í töflu 3-1.

Mynd 3-1 DDR4 SDRAM stillingar

Bitanúmer Chip líkan Getu Verksmiðja
U45,U47,U48,U49 MT40A512M16LY-062EIT 512M x 16bita Míkron


Vélbúnaðarhönnun DDR4 krefst strangs tillits til merkiheilleika. Við höfum að fullu íhugað samsvarandi viðnám / tengiviðnám, sporviðnámsstýringu og snefillengdarstýringu í hringrásarhönnun og PCB hönnun til að tryggja
háhraða og stöðugan rekstur DDR3. Vélbúnaðartengingarstilling FPGA og DDR4 DRAM er sýnd á mynd 1-3-1:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (4)

Mynd1-3-1 DDR4 DRAM skýringarmynd 4 stykki DDR4 DRAM pinnaúthlutun

Hluti 1.4: QSPI Flash

AXKU042 FPGA þróunarborðið er búið tveimur 128MBit Quad-SPI FLASH, og líkanið er N25Q128A, sem notar 3.3V CMOS vol.tage staðall. Vegna þess að QSPI FLASH er ekki rokgjarnt getur það geymt FPGA stillingarbox files og önnur notendagögn files í notkun. Sérstök líkön og tengdar færibreytur QSPI FLASH eru sýndar á mynd 4-1.

Mynd 4-1 QSPI Flash Specification

QSPI FLASH er tengt við sérstaka pinna á BANK0 á FPGA flögunni. Klukkupinninn er tengdur við CCLK0 á BANK0 og önnur gagnamerki eru tengd við D00~D03 og FCS pinna. Mynd 4-2 sýnir vélbúnaðartengingu QSPI Flash og FPGA Chip.

QSPI Flash pinna úthlutun

Merkisheiti FPGA Nafn pinna FPGA Pinna
PL_DDR4_DQ0 IO_L3N_T0L_N5_AD15N_44 AE20
PL_DDR4_DQ1 IO_L2N_T0L_N3_44 AG20
PL_DDR4_DQ2 IO_L2P_T0L_N2_44 AF20
PL_DDR4_DQ3 IO_L5P_T0U_N8_AD14P_44 AE22
PL_DDR4_DQ4 IO_L3P_T0L_N4_AD15P_44 AD20
PL_DDR4_DQ5 IO_L6N_T0U_N11_AD6N_44 AG22
PL_DDR4_DQ6 IO_L6P_T0U_N10_AD6P_44 AF22
PL_DDR4_DQ7 IO_L5N_T0U_N9_AD14N_44 AE23
PL_DDR4_DQ8 IO_L8N_T1L_N3_AD5N_44 AF24
PL_DDR4_DQ9 IO_L11P_T1U_N8_GC_44 AJ23
PL_DDR4_DQ10 IO_L8P_T1L_N2_AD5P_44 AF23
PL_DDR4_DQ11 IO_L12N_T1U_N11_GC_44 AH23
PL_DDR4_DQ12 IO_L9N_T1L_N5_AD12N_44 AG25
PL_DDR4_DQ13 IO_L11N_T1U_N9_GC_44 AJ24
PL_DDR4_DQ14 IO_L9P_T1L_N4_AD12P_44 AG24
PL_DDR4_DQ15 IO_L12P_T1U_N10_GC_44 AH22
PL_DDR4_DQ16 IO_L14P_T2L_N2_GC_44 AK22
PL_DDR4_DQ17 IO_L17P_T2U_N8_AD10P_44 AL22
PL_DDR4_DQ18 IO_L15N_T2L_N5_AD11N_44 AM20
PL_DDR4_DQ19 IO_L17N_T2U_N9_AD10N_44 AL23
PL_DDR4_DQ20 IO_L14N_T2L_N3_GC_44 AK23
PL_DDR4_DQ21 IO_L18N_T2U_N11_AD2N_44 AL25
PL_DDR4_DQ22 IO_L15P_T2L_N4_AD11P_44 AL20
PL_DDR4_DQ23 IO_L18P_T2U_N10_AD2P_44 AL24
PL_DDR4_DQ24 IO_L20P_T3L_N2_AD1P_44 AM22
PL_DDR4_DQ25 IO_L23P_T3U_N8_44 AP24
PL_DDR4_DQ26 IO_L20N_T3L_N3_AD1N_44 AN22
PL_DDR4_DQ27 IO_L21N_T3L_N5_AD8N_44 AN24
PL_DDR4_DQ28 IO_L24P_T3U_N10_44 AN23
PL_DDR4_DQ29 IO_L23N_T3U_N9_44 AP25
PL_DDR4_DQ30 IO_L24N_T3U_N11_44 AP23
PL_DDR4_DQ31 IO_L21P_T3L_N4_AD8P_44 AM24
PL_DDR4_DQ32 IO_L2P_T0L_N2_46 AM26
PL_DDR4_DQ33 IO_L6P_T0U_N10_AD6P_46 AJ28
PL_DDR4_DQ34 IO_L2N_T0L_N3_46 AM27
PL_DDR4_DQ35 IO_L6N_T0U_N11_AD6N_46 AK28
PL_DDR4_DQ36 IO_L5P_T0U_N8_AD14P_46 AH27
PL_DDR4_DQ37 IO_L5N_T0U_N9_AD14N_46 AH28
PL_DDR4_DQ38 IO_L3P_T0L_N4_AD15P_46 AK26
PL_DDR4_DQ39 IO_L3N_T0L_N5_AD15N_46 AK27
PL_DDR4_DQ40 IO_L9N_T1L_N5_AD12N_46 AN28
PL_DDR4_DQ41 IO_L12N_T1U_N11_GC_46 AM30
PL_DDR4_DQ42 IO_L8P_T1L_N2_AD5P_46 AP28
PL_DDR4_DQ43 IO_L11N_T1U_N9_GC_46 AM29
PL_DDR4_DQ44 IO_L9P_T1L_N4_AD12P_46 AN27
PL_DDR4_DQ45 IO_L12P_T1U_N10_GC_46 AL30
PL_DDR4_DQ46 IO_L11P_T1U_N8_GC_46 AL29
PL_DDR4_DQ47 IO_L8N_T1L_N3_AD5N_46 AP29
PL_DDR4_DQ48 IO_L14P_T2L_N2_GC_46 AK31
PL_DDR4_DQ49 IO_L18P_T2U_N10_AD2P_46 AH34
PL_DDR4_DQ50 IO_L14N_T2L_N3_GC_46 AK32
PL_DDR4_DQ51 IO_L15N_T2L_N5_AD11N_46 AJ31
PL_DDR4_DQ52 IO_L15P_T2L_N4_AD11P_46 AJ30
PL_DDR4_DQ53 IO_L17P_T2U_N8_AD10P_46 AH31
PL_DDR4_DQ54 IO_L18N_T2U_N11_AD2N_46 AJ34
PL_DDR4_DQ55 IO_L17N_T2U_N9_AD10N_46 AH32
PL_DDR4_DQ56 IO_L21P_T3L_N4_AD8P_46 AN31
PL_DDR4_DQ57 IO_L24P_T3U_N10_46 AL34
PL_DDR4_DQ58 IO_L23N_T3U_N9_46 AN32
PL_DDR4_DQ59 IO_L20P_T3L_N2_AD1P_46 AN33
PL_DDR4_DQ60 IO_L23P_T3U_N8_46 AM32
PL_DDR4_DQ61 IO_L24N_T3U_N11_46 AM34
PL_DDR4_DQ62 IO_L21N_T3L_N5_AD8N_46 AP31
PL_DDR4_DQ63 IO_L20N_T3L_N3_AD1N_46 AP33
PL_DDR4_DM0 IO_L1P_T0L_N0_DBC_44 AD21
PL_DDR4_DM1 IO_L7P_T1L_N0_QBC_AD13P_44 AE25
PL_DDR4_DM2 IO_L13P_T2L_N0_GC_QBC_44 AJ21
PL_DDR4_DM3 IO_L19P_T3L_N0_DBC_AD9P_44 AM21
PL_DDR4_DM4 IO_L1P_T0L_N0_DBC_46 AH26
PL_DDR4_DM5 IO_L7P_T1L_N0_QBC_AD13P_46 AN26
PL_DDR4_DM6 IO_L13P_T2L_N0_GC_QBC_46 AJ29
PL_DDR4_DM7 IO_L19P_T3L_N0_DBC_AD9P_46 AL32
PL_DDR4_DQS0_P IO_L4P_T0U_N6_DBC_AD7P_44 AG21
PL_DDR4_DQS0_N IO_L4N_T0U_N7_DBC_AD7N_44 AH21
PL_DDR4_DQS1_P IO_L10P_T1U_N6_QBC_AD4P_44 AH24
PL_DDR4_DQS1_N IO_L10N_T1U_N7_QBC_AD4N_44 AJ25
PL_DDR4_DQS2_P IO_L16P_T2U_N6_QBC_AD3P_44 AJ20
PL_DDR4_DQS2_N IO_L16N_T2U_N7_QBC_AD3N_44 AK20
PL_DDR4_DQS3_P IO_L22P_T3U_N6_DBC_AD0P_44 AP20
PL_DDR4_DQS3_N IO_L22N_T3U_N7_DBC_AD0N_44 AP21
PL_DDR4_DQS4_P IO_L4P_T0U_N6_DBC_AD7P_46 AL27
PL_DDR4_DQS4_N IO_L4N_T0U_N7_DBC_AD7N_46 AL28
PL_DDR4_DQS5_P IO_L10P_T1U_N6_QBC_AD4P_46 AN29
PL_DDR4_DQS5_N IO_L10N_T1U_N7_QBC_AD4N_46 AP30
PL_DDR4_DQS6_P IO_L16P_T2U_N6_QBC_AD3P_46 AH33
PL_DDR4_DQS6_N IO_L16N_T2U_N7_QBC_AD3N_46 AJ33
PL_DDR4_DQS7_P IO_L22P_T3U_N6_DBC_AD0P_46 AN34
PL_DDR4_DQS7_N IO_L22N_T3U_N7_DBC_AD0N_46 AP34
PL_DDR4_A0 IO_L18N_T2U_N11_AD2N_45 AG14
PL_DDR4_A1 IO_L23N_T3U_N9_45 AF17
PL_DDR4_A2 IO_L20P_T3L_N2_AD1P_45 AF15
PL_DDR4_A3 IO_L16N_T2U_N7_QBC_AD3N_45 AJ14
PL_DDR4_A4 IO_L19N_T3L_N1_DBC_AD9N_45 AD18
PL_DDR4_A5 IO_L15P_T2L_N4_AD11P_45 AG17
PL_DDR4_A6 IO_L23P_T3U_N8_45 AE17
PL_DDR4_A7 IO_L11N_T1U_N9_GC_45 AK18
PL_DDR4_A8 IO_L24P_T3U_N10_45 AD16
PL_DDR4_A9 IO_L13P_T2L_N0_GC_QBC_45 AH18
PL_DDR4_A10 IO_L19P_T3L_N0_DBC_AD9P_45 AD19
PL_DDR4_A11 IO_L24N_T3U_N11_45 AD15
PL_DDR4_A12 IO_L14P_T2L_N2_GC_45 AH16
PL_DDR4_A13 IO_L10N_T1U_N7_QBC_AD4N_45 AL17
PL_DDR4_BA0 IO_L18P_T2U_N10_AD2P_45 AG15
PL_DDR4_BA1 IO_L10P_T1U_N6_QBC_AD4P_45 AL18
PL_DDR4_BG0 IO_L16P_T2U_N6_QBC_AD3P_45 AJ15
PL_DDR4_WE_B IO_L9N_T1L_N5_AD12N_45 AL15
PL_DDR4_RAS_B IO_L8N_T1L_N3_AD5N_45 AM19
PL_DDR4_CAS_B IO_L8P_T1L_N2_AD5P_45 AL19
PL_DDR4_CKE IO_L14N_T2L_N3_GC_45 AJ16
PL_DDR4_ACT_B IO_L21N_T3L_N5_AD8N_45 AF18
PL_DDR4_CLK_N IO_L22N_T3U_N7_DBC_AD0N_45 AE15
PL_DDR4_CLK_P IO_L22P_T3U_N6_DBC_AD0P_45 AE16
PL_DDR4_CS_B IO_L21P_T3L_N4_AD8P_45 AE18
PL_DDR4_OTD IO_L17P_T2U_N8_AD10P_45 AG19
PL_DDR4_PAR IO_L20N_T3L_N3_AD1N_45 AF14
PL_DDR4_RST IO_L15N_T2L_N5_AD11N_45 AG16
Staða Fyrirmynd Getu Verksmiðja
U14 N25Q128A 128Mbit Numonyx

Hluti 1.5: Stilling klukku

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (5)

Merkisheiti FPGA Nafn pinna FPGA Pinna
QSPI_CCLK CCLK_0 AA9
QSPI0_CS_B RDWR_FCS_B_0 U7
QSPI0_IO0 D00_MOSI_0 AC7
QSPI0_IO1 D01_DIN_0 AB7
QSPI0_IO2 D02_0 AA7
QSPI0_IO3 D03_0 Y7
Merkisheiti FPGA Nafn pinna FPGA Pinna
QSPI_CCLK CCLK_0 AA9
QSPI1_CS_B IO_L2N_T0L_N3_FWE_FCS2_B_65 G26
QSPI1_IO0 IO_L22P_T3U_N6_DBC_AD0P_D04_65 M20
QSPI1_IO1 IO_L22N_T3U_N7_DBC_AD0N_D05_65 L20
QSPI1_IO2 IO_L21P_T3L_N4_AD8P_D06_65 R21
QSPI1_IO3 IO_L21N_T3L_N5_AD8N_D07_65 R22

200Mhz mismunaklukkugjafi. Mismunandi 200MHz klukkugjafi er til staðar á FPGA þróunarborðinu til að útvega kerfisklukkuna til FPGA. Kristalmismunadrifsúttakið er tengt við FPGA BANK45, sem hægt er að nota til að keyra DDR stýriklukkuna og aðra notendarökfræði í FPGA. Skýringarmynd klukkunnar er sýnd á mynd 1-5-1.

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (6)

Úthlutun kerfisklukku pinna

Merkisheiti FPGA pinna
PL_CLK0_P AK17
PL_CLK0_N AK16

Það eru tvær rauðar ljósdíóður á AXKU042 FPGA þróunarspjaldinu, þar af ein aflvísirinn (PWR), og einn er DONE vísir. Þegar kveikt er á AXKU042 FPGA borðinu, kvikna á rafmagnsvísir og DONE vísir; þegar AXKU042 FPGA er stillt mun DONE LED kvikna; Vélbúnaðartenging ljósdíóða er sýnd á mynd 1-6-1.

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (7)

Hluti 1.7: Aflgjafi
Aflinntak binditage af AXKU042 FPGA þróunarborðinu er DC12V og aflgjafinn er frá burðarborðinu. Hönnunarteikning aflgjafa á borðinu er sýnd á mynd 1-7-1 hér að neðan:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (7)

Mynd 1-7-1 Skýringarmynd aflgjafa
+12V framleiðir+0.95V FPGA kjarnaafl í gegnum DCDC aflkubbinncMYMGK1R820ERSR. Úttaksstraumur MYMGK1R820FRSR er allt að 20A, sem uppfyllir kjarnamagnið langttage núverandi eftirspurn. Þá myndast + 12V aflgjafi í gegnum DCDC flöguna ETA1471 fjórar aflgjafa:+1.2V,+1.8V+3.3V og MGTAVTT. MGTAVCC sem notað er í GTX senditækinu er myndað af DCDC flís ETA8156 og LDO flís SPX3819-1-8 er notaður til að búa til aukaaflgjafa GTX+1.8V. VTT og VREF binditages af DDR4 eru búin til af TPS51200.

Hluti 1.8: Stærð Mál

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (9)

Hluti 1.9: Pinnaúthlutun borð til borðs Tengi Kjarnaborðið stækkar alls sex háhraða stækkunartengi og notar fjögur 120 pinna milliborðstengi (J1,J3, J4,J5) og tvö 80 pinna milliborðstengi. borðtengi (J2,J6) til að tengja við burðarborðið. Tengingin notar Panasonic AXK5A2137YG og AXK580137YG. Tengin á samsvarandi burðarplötum eru AXK6A2337YG og AXK680337YG. J1 er tengdur við IO á BANK66 og BANK68, og aflið er 1.8V.

Pinnaúthlutun J1 tengis
J2 tengi 80 pinna, tengdu háhraða mismunamerki senditækisins BANK226~228.

J1 pinna Merkisheiti FPGA pinna J1 pinna Merkisheiti FPGA pinna
1 B66_L3_N C8 2 B66_L1_N E8
3 B66_L3_P D8 4 B66_L1_P F8
5 B66_L7_N K8 6 B66_L2_N A9
7 B66_L7_P L8 8 B66_L2_P B9
J1 pinna Merkisheiti FPGA pinna J1 pinna Merkisheiti FPGA pinna
1 B66_L3_N C8 2 B66_L1_N E8
3 B66_L3_P D8 4 B66_L1_P F8
5 B66_L7_N K8 6 B66_L2_N A9
7 B66_L7_P L8 8 B66_L2_P B9
79 GND 80 GND
81 B68_L16_N F19 82 B68_L10_N D18
83 B68_L16_P G19 84 B68_L10_P D19
85 B68_L18_N H18 86 B68_L1_N A14
87 B68_L18_P H19 88 B68_L1_P B14
89 GND 90 GND
91 B68_L22_N J18 92 B68_L3_N A15
93 B68_L22_P J19 94 B68_L3_P B15
95 B68_L24_N L18 96 B68_L5_N B16
97 B68_L24_P L19 98 B68_L5_P B17
99 GND 100 GND
101 B68_L13_N G16 102 B68_L7_N C14
103 B68_L13_P G17 104 B68_L7_P D14
105 B68_L14_N F17 106 B68_L6_N C17
107 B68_L14_P F18 108 B68_L6_P C18
109 GND 110 GND
111 B68_L12_N E17 112 B68_L2_N A18
113 B68_L12_P E18 114 B68_L2_P A19
115 B68_L17_N H16 116 B68_L4_N B19
117 B68_L17_P H17 118 B68_L4_P C19
119 GND 120 GND

Pinnaúthlutun J2 tengis
J3 er háhraða mismunamerki senditækisins BANK224~226 og hlutamerki BANK64, BANK65

J2 Pinna Merkisheiti FPGA pinna J2 Pinna Merkisheiti FPGA pinna
1 GND 2 GND
3 226_TX2_N U3 4 226_RX2_N T1
5 226_TX2_P U4 6 226_RX2_P T2
7 GND 8 GND
9 226_TX3_N R3 10 226_RX3_N P1
11 226_TX3_P R4 12 226_RX3_P P2
13 GND 14 GND
15 226_CLK1_N T5 16 226_CLK0_N V5
17 226_CLK1_P T6 18 226_CLK0_P V6
19 GND 20 GND
21 227_TX0_P N4 22 227_RX0_P M2
23 227_TX0_N N3 24 227_RX0_N M1
25 GND 26 GND
27 227_TX1_P L4 28 227_RX1_P K2
29 227_TX1_N L3 30 227_RX1_N K1
31 GND 32 GND
33 227_TX2_P J4 34 227_RX2_P H2
35 227_TX2_N J3 36 227_RX2_N H1
37 GND 38 GND
39 227_TX3_P G4 40 227_RX3_P F2
41 227_TX3_N G3 42 227_RX3_N F1
43 GND 44 GND
45 227_CLK1_P M6 46 227_CLK0_P P6
47 227_CLK1_N M5 48 227_CLK0_N P5
49 GND 50 GND
51 228_TX0_P F6 52 228_RX0_P E4
53 228_TX0_N F5 54 228_RX0_N E3
55 GND 56 GND
57 228_TX1_P D6 58 228_RX1_P D2
59 228_TX1_N D5 60 228_RX1_N D1
61 GND 62 GND
63 228_TX2_P C4 64 228_RX2_P B2
65 228_TX2_N C3 66 228_RX2_N B1
67 GND 68 GND
69 228_TX3_P B6 70 228_RX3_P A4
71 228_TX3_N B5 72 228_RX3_N A3
73 GND 74 GND
75 228_CLK1_P H6 76 228_CLK0_P K6
77 228_CLK1_N H5 78 228_CLK0_N K5
79 GND 80 GND

Pinnaúthlutun J3 tengis

J3 Pinna Merkisheiti FPGA pinna J3 Pinna Merkisheiti FPGA pinna
1 B64_L7_N AF13 2 B64_L21_N AL9
3 B64_L7_P AE13 4 B64_L21_P AK10
5 B64_L11_N AH12 6 B64_L24_N AL8
7 B64_L11_P AG12 8 B64_L24_P AK8
9 GND L7 10 GND
11 B64_L9_N AF12 12 B64_L12_N AH11
13 B64_L9_P AE12 14 B64_L12_P AG11
15 B64_L13_N AG10 16 B64_L14_N AG9
17 B64_L13_P AF10 18 B64_L14_P AF9
19 GND L7 20 GND
21 B64_L10_N AE11 22 B64_L15_N AF8
23 B64_L10_P AD11 24 B64_L15_P AE8
25 B64_L18_N AH8 26 B64_L16_N AE10
27 B64_L18_P AH9 28 B64_L16_P AD10
29 GND L7 30 GND
31 B64_L17_N AD8 32 FPGA_TCK AC9
33 B64_L17_P AD9 34 FPGA_TDO U9
35 B64_L23_N AJ8 36 FPGA_TMS W9
37 B64_L23_P AJ9 38 FPGA_TDI V9
39 GND L7 40 GND
41 B65_T0U H23 42 B66_T3U E12
43 B65_T3U K22 44 B66_T2U F12
45 B65_T1U N23 46 B66_T1U L9
47 B65_T2U N27 48 NC
49 GND L7 50 GND
51 224_TX0_N AN3 52 224_RX0_N AP1
53 224_TX0_P AN4 54 224_RX0_P AP2
55 GND L7 56 GND
57 224_TX1_N AM5 58 224_RX1_N AM1
59 224_TX1_P AM6 60 224_RX1_P AM2
61 GND L7 62 GND
63 224_TX2_N AL3 64 224_RX2_N AK1
65 224_TX2_P AL4 66 224_RX2_P AK2
67 GND L7 68 GND
69 224_TX3_N AK5 70 224_RX3_N AJ3
71 224_TX3_P AK6 72 224_RX3_P AJ4
73 GND L7 74 GND
75 224_CLK1_N AD5 76 224_CLK0_N AF5
77 224_CLK1_P AD6 78 224_CLK0_P AF6
79 GND L7 80 GND
81 225_TX0_N AH5 82 225_RX0_N AH1
83 225_TX0_P AH6 84 225_RX0_P AH2
85 GND L7 86 GND
87 225_TX1_N AG3 88 225_RX1_N AF1
89 225_TX1_P AG4 90 225_RX1_P AF2
91 GND L7 92 GND
93 225_TX2_N AE3 94 225_RX2_N AD1
95 225_TX2_P AE4 96 225_RX2_P AD2
97 GND L7 98 GND
99 225_TX3_N AC3 100 225_RX3_N AB1
101 225_TX3_P AC4 102 225_RX3_P AB2
103 GND L7 104 GND
105 225_CLK1_N Y5 106 225_CLK0_N AB5
107 225_CLK1_P Y6 108 225_CLK0_P AB6
109 GND L7 110 GND
111 226_TX0_N AA3 112 226_RX0_N Y1
113 226_TX0_P AA4 114 226_RX0_P Y2
115 GND L7 116 GND
117 226_TX1_N W3 118 226_RX1_N V1
119 226_TX1_P W4 120 226_RX1_P V2

J4 tengir merki BANK48 og hlutamerki BANK64. Pinnaúthlutun J4 tengis

J4 Pinna Merkisheiti FPGA pinna J4 Pinna Merkisheiti FPGA pinna
1 B48_L8_N AG34 2 B48_T2U AA33
3 B48_L8_P AF33 4 B48_T1U AE31
5 B48_L7_N AG32 6 B48_T3U V32
7 B48_L7_P AG31 8 B47_T3U U29
9 GND 10 GND
11 B48_L10_N AF34 12 B48_L18_N AD33
13 B48_L10_P AE33 14 B48_L18_P AC33
J4 Pinna Merkisheiti FPGA pinna J4 Pinna Merkisheiti FPGA pinna
1 B48_L8_N AG34 2 B48_T2U AA33
3 B48_L8_P AF33 4 B48_T1U AE31
5 B48_L7_N AG32 6 B48_T3U V32
7 B48_L7_P AG31 8 B47_T3U U29
9 GND 10 GND
11 B48_L10_N AF34 12 B48_L18_N AD33
13 B48_L10_P AE33 14 B48_L18_P AC33
85 NC 86 NC
87 NC 88 POWER_PG
89 GND 90 GND
91 B64_L8_N AJ13 92 B64_T1U AJ11
93 B64_L8_P AH13 94 B64_T3U AM9
95 B64_L6_N AL13 96 B64_T0U AK11
97 B64_L6_P AK13 98 B64_T2U AJ10
99 GND 100 GND
101 B64_L1_N AP10 102 B64_L2_N AP13
103 B64_L1_P AP11 104 B64_L2_P AN13
105 B64_L4_N AN12 106 B64_L22_N AP8
107 B64_L4_P AM12 108 B64_L22_P AN8
109 GND 110 GND
111 B64_L20_N AP9 112 B64_L19_N AM10
113 B64_L20_P AN9 114 B64_L19_P AL10
115 B64_L3_N AN11 116 B64_L5_N AL12
117 B64_L3_P AM11 118 B64_L5_P AK12
119 GND 120 GND

J5 tengir merki BANK47 og hlutamerki BANK65. Pinnaúthlutun J5 tengis

J5 Pinna Merkisheiti FPGA pinna J5 Pinna Merkisheiti FPGA pinna
1 B65_L10_N K23 2 NC
3 B65_L10_P L22 4 NC
5 B65_L6_N H24 6 B65_L23_N M21
7 B65_L6_P J23 8 B65_L23_P N21
9 GND L7 10 GND
11 B65_L19_N M22 12 NC
13 B65_L19_P N22 14 B65_L2_P G25
15 B65_L9_N K25 16 B65_L1_N G27
17 B65_L9_P L25 18 B65_L1_P H27
19 GND L7 20 GND
21 B65_L24_N K21 22 B65_L5_N H26
23 B65_L24_P K20 24 B65_L5_P J26
25 B65_L12_N M24 26 B65_L4_N J25
27 B65_L12_P N24 28 B65_L4_P J24
29 GND L7 30 GND
31 B65_L20_N P21 32 B65_L3_N K27
33 B65_L20_P P20 34 B65_L3_P K26
35 B65_L7_N L27 36 B65_L11_N M26
37 B65_L7_P M27 38 B65_L11_P M25
39 GND L7 40 GND
41 B65_L13_N N26 42 B65_L18_N P23
43 B65_L13_P P26 44 B65_L18_P R23
45 B65_L14_N P25 46 B65_L15_N R27
47 B65_L14_P P24 48 B65_L15_P T27
49 GND 50 GND
51 B65_L8_N L24 52 B65_L17_N R26
53 B65_L8_P L23 54 B65_L17_P R25
55 NC 56 B65_L16_N T25
57 NC 58 B65_L16_P T24
59 GND L7 60 GND
61 B47_L11_N AA23 62 B47_L19_N V28
63 B47_L11_P Y23 64 B47_L19_P V27
65 B47_L14_N Y25 66 B47_L22_N U27
67 B47_L14_P W25 68 B47_L22_P U26
69 GND 70 GND
71 B47_L7_N AB22 72 B47_L20_N U25
73 B47_L7_P AA22 74 B47_L20_P U24
75 B47_L21_N Y28 76 B47_L17_N T23
77 B47_L21_P W28 78 B47_L17_P T22
79 GND 80 GND
81 B47_L3_N AC24 82 B47_L15_N U22
83 B47_L3_P AB24 84 B47_L15_P U21
85 B47_L23_N W29 86 B47_L24_N W26
87 B47_L23_P V29 88 B47_L24_P V26
89 GND 90 GND
91 B47_L10_N AC21 92 B47_L13_N W24
93 B47_L10_P AB21 94 B47_L13_P W23
95 B47_L5_N AB27 96 B47_L1_N Y27
97 B47_L5_P AA27 98 B47_L1_P Y26
99 GND 100 GND
101 B47_L9_N AB20 102 B47_L12_N AA25
103 B47_L9_P AA20 104 B47_L12_P AA24
105 B47_L4_N AC27 106 B47_L6_N AB26
107 B47_L4_P AC26 108 B47_L6_P AB25
109 GND 110 GND
111 B47_L8_N AC23 112 B47_L16_N V23
113 B47_L8_P AC22 114 B47_L16_P V22
115 B47_L2_N AD26 116 B47_L18_N W21
117 B47_L2_P AD25 118 B47_L18_P V21
119 GND 120 GND

J6 tengir 12V afl, merki BANK66 og hlutamerki BANK68. Pinnaúthlutun J6 tengis

J6 Pinna Merkisheiti FPGA pinna J6 Pinna Merkisheiti FPGA pinna
1 +12V 2 +12V
3 +12V 4 +12V
5 +12V 6 +12V
7 +12V 8 +12V
9 +12V 10 +12V
11 GND 12 GND
13 B67_L17_N A20 14 B67_L8_N A25
15 B67_L17_P B20 16 B67_L8_P B25
17 B67_L16_N C22 18 B67_L6_N A28
19 B67_L16_P C21 20 B67_L6_P A27
21 GND 22 GND
23 B67_L15_N B22 24 B67_L13_N C23
25 B67_L15_P B21 26 B67_L13_P D23
27 B67_L11_N D25 28 B67_L12_N C24
29 B67_L11_P E25 30 B67_L12_P D24
31 GND 32 GND
33 B67_L18_N D21 34 B67_L4_N A29
35 B67_L18_P D20 36 B67_L4_P B29
37 B67_L20_N E21 38 B67_L2_N B27
39 B67_L20_P E20 40 B67_L2_P C27
41 GND 42 GND
43 B67_L14_N E23 44 B67_L1_N E27
45 B67_L14_P E22 46 B67_L1_P F27
47 B67_L22_N F20 48 B67_L10_N A24
49 B67_L22_P G20 50 B67_L10_P B24
51 GND 52 GND
53 B67_L19_N F25 54 B67_L9_N B26
55 B67_L19_P G24 56 B67_L9_P C26
57 B67_L24_N G21 58 B67_L5_N C28
59 B67_L24_P H21 60 B67_L5_P D28
61 GND 62 GND
63 B67_L21_N F24 64 B67_L3_N D29
65 B67_L21_P F23 66 B67_L3_P E28
67 B67_L23_N F22 68 B67_L7_N D26
69 B67_L23_P G22 70 B67_L7_P E26
71 GND 72 GND
73 B68_T1U C16 74 B67_T1U A23
75 B68_T2U H14 76 B67_T2U A22
77 B68_T3U L17 78 B67_T3U H22
79 NC 80 NC

Part 2: Flytjandi borð

Hluti 2.1: Inngangur

Í gegnum fyrri aðgerðakynningu geturðu skilið virkni burðarborðshlutans.

  • Tveggja rása trefjaviðmót
  • 1 rásar PCIx8 tengi
  • 1 rás USB UART tengi
  • 1 rás Ethernet RJ45 tengi
  • 3-rása FMC tengi
  • 1 rás Micro SD kortarauf
  • 2 rása SMA tengi
  • EEPROM, hita- og rakaskynjari
  • JTAG villuleitarviðmót
  • 7 LED ljós
  • 2 lyklar

Hluti 2.2: PCIE X8 tengi
AXKU042 þróunarspjaldið er búið PCIe3.0 x 8 tengi til að tengja 8 pör af senditæki við PCIex8 gullfingur, það getur gert sér grein fyrir gagnasamskiptum PCIEex8, PCIEex4, PCIex2 og PCIex1. Sendingar- og móttökumerki PCIe tengisins eru beintengd við GTP senditæki FPGA. Átta rásir TX og RX merkja eru tengdar við FPGA í mismunamerkjum og einnar rásar samskiptahraði getur verið allt að 8Gbps bandbreidd. Hönnunarskýringarmynd PCIe tengi AXKU042 FPGA þróunarborðsins er sýnd á mynd 2-2-1, þar sem TX sendimerkið og viðmiðunarklukkan CLK merki eru tengd í AC tengdri stillingu.

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (10)

PCIe x8 tengipinnaúthlutun

Merkisheiti FPGA pinnaheiti Pinna

Númer

Lýsing
PCIE_RX0_N MGTHRXN3_225 AB1 PCIE rás 0 Gagnasending neikvæð
PCIE_RX0_P MGTHRXP3_225 AB2 PCIE rás 0 Gagnasending jákvæð
PCIE_RX1_N MGTHRXN2_225 AD1 PCIE rás 1 Gagnasending neikvæð
PCIE_RX1_P MGTHRXP2_225 AD2 PCIE rás 1 Gagnasending jákvæð
PCIE_RX2_N MGTHRXN1_225 AF1 PCIE rás 2 Gagnasending neikvæð
PCIE_RX2_P MGTHRXP1_225 AF2 PCIE rás 2 Gagnasending jákvæð
PCIE_RX3_N MGTHRXN0_225 AH1 PCIE rás 3 Gagnasending neikvæð
PCIE_RX3_P MGTHRXP0_225 AH2 PCIE rás 3 Gagnasending jákvæð
PCIE_RX4_N MGTHRXN3_224 AJ3 PCIE rás 4 Gagnasending neikvæð
PCIE_RX4_P MGTHRXP3_224 AJ4 PCIE rás 4 Gagnasending jákvæð
PCIE_RX5_N MGTHRXN2_224 AK1 PCIE rás 5 Gagnasending neikvæð
PCIE_RX5_P MGTHRXP2_224 AK2 PCIE rás 5 Gagnasending jákvæð
PCIE_RX6_N MGTHRXN1_224 AM1 PCIE rás 6 Gagnasending neikvæð
PCIE_RX6_P MGTHRXP1_224 AM2 PCIE rás 6 Gagnasending jákvæð
PCIE_RX7_N MGTHRXN0_224 AP1 PCIE rás 7 Gagnasending neikvæð
PCIE_RX7_P MGTHRXP0_224 AP2 PCIE rás 7 Gagnasending jákvæð
PCIE_TX0_N MGTHTXN3_225 AC3 PCIE rás 0 Gagnasending neikvæð
PCIE_TX0_P MGTHTXP3_225 AC4 PCIE rás 0 Gagnasending jákvæð
PCIE_TX1_N MGTHTXN2_225 AE3 PCIE rás 1 Gagnasending neikvæð
PCIE_TX1_P MGTHTXP2_225 AE4 PCIE rás 1 Gagnasending jákvæð
PCIE_TX2_N MGTHTXN1_225 AG3 PCIE rás 2 Gagnasending neikvæð
PCIE_TX2_P MGTHTXP1_225 AG4 PCIE rás 2 Gagnasending jákvæð
PCIE_TX3_N MGTHTXN0_225 AH5 PCIE rás 3 Gagnasending neikvæð
PCIE_TX3_P MGTHTXP0_225 AH6 PCIE rás 3 Gagnasending jákvæð
PCIE_TX4_N MGTHTXN3_224 AK5 PCIE rás 4 Gagnasending neikvæð
PCIE_TX4_P MGTHTXP3_224 AK6 PCIE rás 4 Gagnasending jákvæð
PCIE_TX5_N MGTHTXN2_224 AL3 PCIE rás 5 Gagnasending neikvæð
PCIE_TX5_P MGTHTXP2_224 AL4 PCIE rás 5 Gagnasending jákvæð
PCIE_TX6_N MGTHTXN1_224 AM5 PCIE rás 6 Gagnasending neikvæð
PCIE_TX6_P MGTHTXP1_224 AM6 PCIE rás 6 Gagnasending jákvæð
PCIE_TX7_N MGTHTXN0_224 AN3 PCIE rás 7 Gagnasending neikvæð
PCIE_TX7_P MGTHTXP0_224 AN4 PCIE rás 7 Gagnasending jákvæð
PCIE_CLK_N MGTREFCLK0N_225 AB5 PCIE rás viðmiðunarklukka neikvæð
PCIE_CLK_P MGTREFCLK0P_225 AB6 PCIE rás Reference Clock Jákvæð
PCIE_PERST IO_T3U_N12_PERSTN0_65 K22 PCIE kort Endurstilla merki

Hluti 2.3: SFP+ ljósleiðaraviðmót

AXKU042 FPGA þróunarborð hefur tveggja SFP tengi. Notendur geta keypt SFP ljósleiðara (1.25G, 2.5G, 10G ljósleiðara á markaðnum) og sett þær inn í þessi 2 ljósleiðaraviðmót fyrir ljósleiðaragagnasamskipti. Tvö ljósleiðaraviðmótin eru hvort um sig tengd við 2 RX/TX af FPGA BANK2 GTH senditæki. Bæði TX merki og RX merki eru tengd við FPGA og sjóneininguna í gegnum DC blokkandi þétta í mismunadrifsmerkjaham og gagnahraði hverrar TX sendingar og RX móttöku er allt að 226Gb/s. Viðmiðunarklukka GXH senditækisins í BANK16.3 er veitt af mismunadrifandi kristalsveiflu 226M.

Hönnunarmyndin af FPGA og SFP trefjum er sýnd á mynd 2-3-1 hér að neðan

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (11)

Mynd 2-3-1 SFP Fiber skýringarmynd
1. trefjaviðmót FPGA pinnaúthlutun er sem hér segir:

Merkisheiti FPGA pinna Lýsing
SFP1_TX_P U4 SFP Optical Module Gagnasending jákvæð
SFP1_TX_N U3 SFP Optical Module Data Sending Negative
SFP1_RX_P T2 SFP Optical Module Gagnasending jákvæð
SFP1_RX_N T1 SFP Optical Module Data Sending Negative
SFP1_TX_DIS AN11 SFP sjóneiningarflutningur Slökkva, virkur hár
SFP1_LOSS AP9 SFP ljós sjóntap, hátt stig þýðir að ekkert ljósmerki er móttekið

FPGA pinnaúthlutun 2. trefjaviðmóts er sem hér segir

Merkisheiti FPGA pinna Lýsing
SFP2_TX_P W4 SFP Optical Module Gagnasending jákvæð
SFP2_TX_N W3 SFP Optical Module Data Sending Negative
SFP2_RX_P V2 SFP Optical Module Gagnasending jákvæð
SFP2_RX_N V1 SFP Optical Module Data Sending Negative
SFP2_TX_DIS AM11 SFP sjóneiningarflutningur Slökkva, virkur hár
SFP2_LOSS AN9 SFP ljós sjóntap, hátt stig þýðir að ekkert ljósmerki er móttekið


Hluti 2.4: Gigabit Ethernet tengi Það er 1 Gigabit Ethernet tengi á AXKU042 FPGA þróunarborðinu. GPHY flísinn notar Micrel KSZ9031RNX Ethernet PHY flís til að veita notendum netsamskiptaþjónustu. KSZ9031RNX flísinn styður 10/100/1000 Mbps netflutningshraða og hefur samskipti við MAC lag kerfisins í gegnum RGMII tengi. KSZ9031RNX styður MDI/MDX aðlögun, ýmsar hraðaaðlögun, Master/Slave aðlögun og styður MDIO strætó fyrir PHY skráarstjórnun. Þegar kveikt er á KSZ9031RNX mun það greina stöðustöðu sumra tiltekinna upplýsingatæknibúnaðar til að ákvarða eigin rekstrarham. Tafla 3-5-1 lýsir sjálfgefnum stillingum eftir að kveikt er á GPHY flögunni.

Stillingarpinna Lýsing Stillingargildi
PHYAD[2:0] MDIO/MDC ham PHY heimilisfang PHY heimilisfang 为 011
CLK125_EN Virkjaðu 125Mhz klukkuúttaksval Virkja
LED_MODE Stilling LED ljósastillingar Stakur LED ljósastilling
MODE0~ MODE3 Linkaðlögun og full duplex

uppsetningu

10/100/1000 aðlagandi, samhæft

með fullri tvíbýli, hálf tvíbýli

Þegar netið er tengt við Gigabit Ethernet er gagnaflutningur FPGA flísar og PHY flís KSZ9031RNX send í gegnum RGMII rútuna, sendingarklukkan er 125Mhz og gögnin eru sampleiddi á hækkandi brún og lækkandi samples klukkunnar. Þegar netið er tengt við 100M Ethernet er gagnaflutningur FPGA flísarinnar og PHY flíssins KSZ9031RNX miðlað í gegnum RMII strætó og flutningsklukkan er 25Mhz. Gögn eru sampleiddi á hækkandi brún og lækkandi samplesi klukkunnar. Ethernet PHY flís tengimynd eins og sýnt er á mynd 2-4-1:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (12)

Mynd 2-4-1 skýringarmynd
Gigabit Ethernet tengi pinnaúthlutun eru sem hér segir:

Merkisheiti FPGA pinnaheiti Pin nr. Lýsing
PHY_GTXC B48_L21_N W34 Ethernet 1 sendiklukka
PHY_TXD0 B48_L18_N AD33 Ethernet 1 sendingargagnabiti0
PHY_TXD1 B48_L18_P AC33 Ethernet 1 Senda gagnabit1
PHY_TXD2 B48_L23_N V34 Ethernet 1 Senda gagnabit2
PHY_TXD3 B48_L23_P U34 Ethernet 1 Senda gagnabit3
PHY_TXEN B48_L21_P V33 Ethernet 1 Senda virkja merki
PHY_RXC B48_L12_P AC31 Ethernet 1 móttökuklukka
PHY_RXD3 B48_L17_N AB34 Ethernet 1 taka á móti gögnum Bit0
PHY_RXD2 B48_L17_P AA34 Ethernet 1 taka á móti gögnum Bit1
PHY_RXD1 B48_L15_N AD34 Ethernet 1 taka á móti gögnum Bit2
PHY_RXD0 B48_L15_P AC34 Ethernet 1 taka á móti gögnum Bit3
PHY_RXDV B48_L12_N AC32 Ethernet 1 móttaka virkja merki
PHY_MDC B48_T2U AA33 Ethernet 1MDIO stjórnunarklukka
PHY_MDIO B48_T1U AE31 Ethernet 1MDIO stjórnunargögn
PHY_RESET B48_T3U V32 Ethernet Chip Reset

Hluti 2.5: USB í raðtengi
AXKU042 FPGA þróunarborðið er búið UART til USB tengi fyrir raðsamskipti og kembiforrit á þróunarborðinu. Umbreytingarkubburinn notar USB-UAR flís Silicon Labs CP2102GM. CP2102 raðkubburinn og FPGA eru tengdir með flís til að laga sig að mismunandi FPGA BANK volumtages. USB tengið notar MINI USB tengi sem hægt er að tengja við USB tengi efri tölvunnar fyrir raðgagnasamskipti á FPGA þróunarborðinu með USB snúru. Skýringarmynd USB Uart hringrásarhönnunarinnar er sýnd hér að neðan í töflu 6-1:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (13)

Mynd 2-5-1 USB til raðtengi skýringarmynd USB til raðtengis pinnaúthlutun

Merkisheiti FPGA pinnaheiti Pinna

Númer

Lýsing
UART_RXD B64_T1U AJ11 Uart gagnainntak
UART_TXD B64_T3U AM9 Uart gagnaúttak

Hluti 2.6: FMC stækkunarhöfn
AXKU042 FPGA þróunarborðið kemur með tveimur stöðluðum FMC LPC stækkunartengi og einni venjulegu FMC HPC stækkunartengi sem hægt er að tengja við ýmsar FMC einingar af XILINX eða ALINX (HDMI inntaks- og úttakseining, sjónauka myndavélareining, háhraða AD einingar osfrv. .). LPC FMC1 stækkunartengin er með 36 pör af mismunamerkjum, sem eru í sömu röð tengd við IO á BANK47 og BANK48 á FPGA flísinni. IO stig BANK47 og BANK48 er 1.8V og ekki er hægt að breyta því.

1-par hraða GTH senditæki merki er tengt við BNAK226. LPC FMC2 stækkunartengin er með 36 pör af mismunamerkjum, sem eru í sömu röð tengd við IO á BANK64 og BANK65 á FPGA flísinni. Stig staðall er ákvarðaður af voltage VADJ bankans, og sjálfgefið er 3.3V. FMC HPC stækkunartengin inniheldur 58 pör af mismunadrifs IO merkjum, sem eru tengd við FPGA flís BANK66, BANK67 og BANK68, í sömu röð, ogtage staðallinn er 1.8V. 8 háhraða GTH senditæki eru tengd við IO á FPGA flís BANK227 og BANK228. Skýringarmyndir af FPGA og FMC LPC tengjum eru sýndar á myndum 2-6-1, 2-6-2 og 2-6-3:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (14)ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (15)

Mynd 2-6-3 HPC FMC3 skýringarmynd
1. FMC LPC tengipinnaúthlutun

Merkisheiti Nafn pinna Pin nr. Lýsing
FMC1_LPC_CLK0_N B47_L11_N AA23 FMC tilvísun 1. tilvísun Klukka N
FMC1_LPC_CLK0_P B47_L11_P Y23 FMC tilvísun 1. tilvísun Klukka P
FMC1_LPC_CLK1_N B48_L14_N AB31 FMC tilvísun 2. viðmiðunarklukka N
FMC1_LPC_CLK1_P B48_L14_P AB30 FMC tilvísun 2. tilvísunarklukka P
FMC1_LPC_LA00_CC_N B47_L13_N W24 FMC tilvísun 0. Gögn (klukka) N
FMC1_LPC_LA00_CC_P B47_L13_P W23 FMC tilvísun 0. Gögn (klukka) Bls
FMC1_LPC_LA01_CC_N B47_L12_N AA25 FMC tilvísun 1. gögn (klukka) N
FMC1_LPC_LA01_CC_P B47_L12_P AA24 FMC tilvísun 1. gögn (klukka) Bls
FMC1_LPC_LA02_N B47_L18_N W21 FMC tilvísun 2. gögn N
FMC1_LPC_LA02_P B47_L18_P V21 FMC tilvísun 2. gögn P
FMC1_LPC_LA03_N B47_L16_N V23 FMC tilvísun 3rd Data N
FMC1_LPC_LA03_P B47_L16_P V22 FMC tilvísun 3rd Data P
FMC1_LPC_LA04_N B47_L6_N AB26 FMC tilvísun 4. gögn N
FMC1_LPC_LA04_P B47_L6_P AB25 FMC tilvísun 4. gögn P
FMC1_LPC_LA05_N B47_L23_N W29 FMC tilvísun 5. gögn N
FMC1_LPC_LA05_P B47_L23_P V29 FMC tilvísun 5. gögn P
FMC1_LPC_LA06_N B47_L1_N Y27 FMC tilvísun 6. gögn N
FMC1_LPC_LA06_P B47_L1_P Y26 FMC tilvísun 6. gögn P
FMC1_LPC_LA07_N B47_L15_N U22 FMC tilvísun 7. gögn N
FMC1_LPC_LA07_P B47_L15_P U21 FMC tilvísun 7. gögn P
FMC1_LPC_LA08_N B47_L24_N W26 FMC tilvísun 8. gögn N
FMC1_LPC_LA08_P B47_L24_P V26 FMC tilvísun 8. gögn P
FMC1_LPC_LA09_N B47_L17_N T23 FMC tilvísun 9. gögn N
FMC1_LPC_LA09_P B47_L17_P T22 FMC tilvísun 9. gögn P
FMC1_LPC_LA10_N B47_L20_N U25 FMC tilvísun 10. gögn N
FMC1_LPC_LA10_P B47_L20_P U24 FMC tilvísun 10. gögn P
FMC1_LPC_LA11_N B47_L3_N AC24 FMC tilvísun 11. gögn N
FMC1_LPC_LA11_P B47_L3_P AB24 FMC tilvísun 11. gögn P
FMC1_LPC_LA12_N B47_L22_N U27 FMC tilvísun 12. gögn N
FMC1_LPC_LA12_P B47_L22_P U26 FMC tilvísun 12. gögn P
FMC1_LPC_LA13_N B47_L21_N Y28 FMC tilvísun 13. gögn N
FMC1_LPC_LA13_P B47_L21_P W28 FMC tilvísun 13. gögn P
FMC1_LPC_LA14_N B47_L19_N V28 FMC tilvísun 14. gögn N
FMC1_LPC_LA14_P B47_L19_P V27 FMC tilvísun 14. gögn P
FMC1_LPC_LA15_N B47_L14_N Y25 FMC tilvísun 15. gögn N
FMC1_LPC_LA15_P B47_L14_P W25 FMC tilvísun 15. gögn P
FMC1_LPC_LA16_N B47_L7_N AB22 FMC tilvísun 16. gögn N
FMC1_LPC_LA16_P B47_L7_P AA22 FMC tilvísun 16. gögn P
FMC1_LPC_LA17_CC_N B48_L13_N AB32 FMC tilvísun 17. Gögn(klukka)N
FMC1_LPC_LA17_CC_P B48_L13_P AA32 FMC tilvísun 17. Gögn(klukka)Bls
FMC1_LPC_LA18_CC_N B48_L11_N AD31 FMC tilvísun 18. Gögn(klukka)N
FMC1_LPC_LA18_CC_P B48_L11_P AD30 FMC tilvísun 18. Gögn(klukka)Bls
FMC1_LPC_LA19_N B48_L16_N AB29 FMC tilvísun 19. gögn N
FMC1_LPC_LA19_P B48_L16_P AA29 FMC tilvísun 19. gögn P
FMC1_LPC_LA20_N B48_L24_N W31 FMC tilvísun 20. gögn N
FMC1_LPC_LA20_P B48_L24_P V31 FMC tilvísun 20. gögn P
FMC1_LPC_LA21_N B48_L6_N AG30 FMC tilvísun 21. Gögn N
FMC1_LPC_LA21_P B48_L6_P AF30 FMC tilvísun 21. gögn P
FMC1_LPC_LA22_N B48_L5_N AE30 FMC tilvísun 22. gögn N
FMC1_LPC_LA22_P B48_L5_P AD29 FMC tilvísun 22. gögn P
FMC1_LPC_LA23_N B48_L8_N AG34 FMC tilvísun 23. Gögn N
FMC1_LPC_LA23_P B48_L8_P AF33 FMC tilvísun 23rd Data P
FMC1_LPC_LA24_N B48_L4_N AG29 FMC tilvísun 24. gögn N
FMC1_LPC_LA24_P B48_L4_P AF29 FMC tilvísun 24. gögn P
FMC1_LPC_LA25_N B48_L9_N AF32 FMC tilvísun 25. gögn N
FMC1_LPC_LA25_P B48_L9_P AE32 FMC tilvísun 25. gögn P
FMC1_LPC_LA26_N B48_L7_N AG32 FMC tilvísun 26. gögn N
FMC1_LPC_LA26_P B48_L7_P AG31 FMC tilvísun 26. gögn P
FMC1_LPC_LA27_N B48_L10_N AF34 FMC tilvísun 27. gögn N
FMC1_LPC_LA27_P B48_L10_P AE33 FMC tilvísun 27. gögn N
FMC1_LPC_LA28_N B48_L1_N AF27 FMC tilvísun 28. gögn N
FMC1_LPC_LA28_P B48_L1_P AE27 FMC tilvísun 28. gögn P
FMC1_LPC_LA29_N B48_L2_N AF28 FMC tilvísun 29. gögn N
FMC1_LPC_LA29_P B48_L2_P AE28 FMC tilvísun 29. gögn P
FMC1_LPC_LA30_N B48_L3_N AD28 FMC tilvísun 30. gögn N
FMC1_LPC_LA30_P B48_L3_P AC28 FMC tilvísun 30. gögn P
FMC1_LPC_LA31_N B48_L19_N Y33 FMC tilvísun 31. Gögn N
FMC1_LPC_LA31_P B48_L19_P W33 FMC tilvísun 31. gögn P
FMC1_LPC_LA32_N B48_L22_N Y32 FMC tilvísun 32. gögn N
FMC1_LPC_LA32_P B48_L22_P Y31 FMC tilvísun 32. gögn P
FMC1_LPC_LA09_N B47_L17_N T23 FMC tilvísun 9. gögn N
FMC1_LPC_LA09_P B47_L17_P T22 FMC tilvísun 9. gögn P
FMC1_LPC_LA10_N B47_L20_N U25 FMC tilvísun 10. gögn N
FMC1_LPC_LA10_P B47_L20_P U24 FMC tilvísun 10. gögn P
FMC1_LPC_LA11_N B47_L3_N AC24 FMC tilvísun 11. gögn N
FMC1_LPC_LA11_P B47_L3_P AB24 FMC tilvísun 11. gögn P
FMC1_LPC_LA12_N B47_L22_N U27 FMC tilvísun 12. gögn N
FMC1_LPC_LA12_P B47_L22_P U26 FMC tilvísun 12. gögn P
FMC1_LPC_LA13_N B47_L21_N Y28 FMC tilvísun 13. gögn N
FMC1_LPC_LA13_P B47_L21_P W28 FMC tilvísun 13. gögn P
FMC1_LPC_LA14_N B47_L19_N V28 FMC tilvísun 14. gögn N
FMC1_LPC_LA14_P B47_L19_P V27 FMC tilvísun 14. gögn P
FMC1_LPC_LA15_N B47_L14_N Y25 FMC tilvísun 15. gögn N
FMC1_LPC_LA15_P B47_L14_P W25 FMC tilvísun 15. gögn P
FMC1_LPC_LA16_N B47_L7_N AB22 FMC tilvísun 16. gögn N
FMC1_LPC_LA16_P B47_L7_P AA22 FMC tilvísun 16. gögn P
FMC1_LPC_LA17_CC_N B48_L13_N AB32 FMC tilvísun 17. Gögn(klukka)N
FMC1_LPC_LA17_CC_P B48_L13_P AA32 FMC tilvísun 17. Gögn(klukka)Bls
FMC1_LPC_LA18_CC_N B48_L11_N AD31 FMC tilvísun 18. Gögn(klukka)N
FMC1_LPC_LA18_CC_P B48_L11_P AD30 FMC tilvísun 18. Gögn(klukka)Bls
FMC1_LPC_LA19_N B48_L16_N AB29 FMC tilvísun 19. gögn N
FMC1_LPC_LA19_P B48_L16_P AA29 FMC tilvísun 19. gögn P
FMC1_LPC_LA20_N B48_L24_N W31 FMC tilvísun 20. gögn N
FMC1_LPC_LA20_P B48_L24_P V31 FMC tilvísun 20. gögn P
FMC1_LPC_LA21_N B48_L6_N AG30 FMC tilvísun 21. Gögn N
FMC1_LPC_LA21_P B48_L6_P AF30 FMC tilvísun 21. gögn P
FMC1_LPC_LA22_N B48_L5_N AE30 FMC tilvísun 22. gögn N
FMC1_LPC_LA22_P B48_L5_P AD29 FMC tilvísun 22. gögn P
FMC1_LPC_LA23_N B48_L8_N AG34 FMC tilvísun 23. Gögn N
FMC1_LPC_LA23_P B48_L8_P AF33 FMC tilvísun 23rd Data P
FMC1_LPC_LA24_N B48_L4_N AG29 FMC tilvísun 24. gögn N
FMC1_LPC_LA24_P B48_L4_P AF29 FMC tilvísun 24. gögn P
FMC1_LPC_LA25_N B48_L9_N AF32 FMC tilvísun 25. gögn N
FMC1_LPC_LA25_P B48_L9_P AE32 FMC tilvísun 25. gögn P
FMC1_LPC_LA26_N B48_L7_N AG32 FMC tilvísun 26. gögn N
FMC1_LPC_LA26_P B48_L7_P AG31 FMC tilvísun 26. gögn P
FMC1_LPC_LA27_N B48_L10_N AF34 FMC tilvísun 27. gögn N
FMC1_LPC_LA27_P B48_L10_P AE33 FMC tilvísun 27. gögn N
FMC1_LPC_LA28_N B48_L1_N AF27 FMC tilvísun 28. gögn N
FMC1_LPC_LA28_P B48_L1_P AE27 FMC tilvísun 28. gögn P
FMC1_LPC_LA29_N B48_L2_N AF28 FMC tilvísun 29. gögn N
FMC1_LPC_LA29_P B48_L2_P AE28 FMC tilvísun 29. gögn P
FMC1_LPC_LA30_N B48_L3_N AD28 FMC tilvísun 30. gögn N
FMC1_LPC_LA30_P B48_L3_P AC28 FMC tilvísun 30. gögn P
FMC1_LPC_LA31_N B48_L19_N Y33 FMC tilvísun 31. Gögn N
FMC1_LPC_LA31_P B48_L19_P W33 FMC tilvísun 31. gögn P
FMC1_LPC_LA32_N B48_L22_N Y32 FMC tilvísun 32. gögn N
FMC1_LPC_LA32_P B48_L22_P Y31 FMC tilvísun 32. gögn P

2. FMC LPC tengipinnaúthlutun er sem hér segir

Merkisheiti Nafn pinna Pin nr. Lýsing
FMC2_LPC_CLK0_N B65_L13_N N26 FMC tilvísun 1. tilvísun Klukka N
FMC2_LPC_CLK0_P B65_L13_P P26 FMC tilvísun 1. tilvísun Klukka P
FMC2_LPC_CLK1_N B64_L11_N AH12 FMC tilvísun 2. viðmiðunarklukka N
FMC2_LPC_CLK1_P B64_L11_P AG12 FMC tilvísun 2. tilvísunarklukka P
FMC2_LPC_LA00_CC_N B65_L14_N P25 FMC tilvísun 0. Gögn (klukka) N
FMC2_LPC_LA00_CC_P B65_L14_P P24 FMC tilvísun 0. Gögn (klukka) Bls
FMC2_LPC_LA01_CC_N B65_L11_N M26 FMC tilvísun 1. gögn (klukka) N
FMC2_LPC_LA01_CC_P B65_L11_P M25 FMC tilvísun 1. gögn (klukka) Bls
FMC2_LPC_LA02_N B65_L17_N R26 FMC tilvísun 2. gögn N
FMC2_LPC_LA02_P B65_L17_P R25 FMC tilvísun 2. gögn P
FMC2_LPC_LA03_N B65_L7_N L27 FMC tilvísun 3rd Data N
FMC2_LPC_LA03_P B65_L7_P M27 FMC tilvísun 3rd Data P
FMC2_LPC_LA04_N B65_L15_N R27 FMC tilvísun 4. gögn N
FMC2_LPC_LA04_P B65_L15_P T27 FMC tilvísun 4. gögn P
FMC2_LPC_LA05_N B65_L4_N J25 FMC tilvísun 5. gögn N
FMC2_LPC_LA05_P B65_L4_P J24 FMC tilvísun 5. gögn P
FMC2_LPC_LA06_N B65_L3_N K27 FMC tilvísun 6. gögn N
FMC2_LPC_LA06_P B65_L3_P K26 FMC tilvísun 6. gögn P
FMC2_LPC_LA07_N B65_L5_N H26 FMC tilvísun 7. gögn N
FMC2_LPC_LA07_P B65_L5_P J26 FMC tilvísun 7. gögn P
FMC2_LPC_LA08_N B65_L18_N P23 FMC tilvísun 8. gögn N
FMC2_LPC_LA08_P B65_L18_P R23 FMC tilvísun 8. gögn P
FMC2_LPC_LA09_N B65_L1_N G27 FMC tilvísun 9. gögn N
FMC2_LPC_LA09_P B65_L1_P H27 FMC tilvísun 9. gögn P
FMC2_LPC_LA10_N B65_L20_N P21 FMC tilvísun 10. gögn N
FMC2_LPC_LA10_P B65_L20_P P20 FMC tilvísun 10. gögn P
FMC2_LPC_LA11_N B65_L9_N K25 FMC tilvísun 11. gögn N
FMC2_LPC_LA11_P B65_L9_P L25 FMC tilvísun 11. gögn P
FMC2_LPC_LA12_N B65_L12_N M24 FMC tilvísun 12. gögn N
FMC2_LPC_LA12_P B65_L12_P N24 FMC tilvísun 12. gögn P
FMC2_LPC_LA13_N B65_L19_N M22 FMC tilvísun 13. gögn N
FMC2_LPC_LA13_P B65_L19_P N22 FMC tilvísun 13. gögn P
FMC2_LPC_LA14_N B65_L23_N M21 FMC tilvísun 14. gögn N
FMC2_LPC_LA14_P B65_L23_P N21 FMC tilvísun 14. gögn P
FMC2_LPC_LA15_N B65_L10_N K23 FMC tilvísun 15. gögn N
FMC2_LPC_LA15_P B65_L10_P L22 FMC tilvísun 15. gögn P
FMC2_LPC_LA16_N B65_L6_N H24 FMC tilvísun 16. gögn N
FMC2_LPC_LA16_P B65_L6_P J23 FMC tilvísun 16. gögn P
FMC2_LPC_LA17_CC_N B64_L13_N AG10 FMC tilvísun 17. Gögn(klukka)N
FMC2_LPC_LA17_CC_P B64_L13_P AF10 FMC tilvísun 17. Gögn(klukka)Bls
FMC2_LPC_LA18_CC_N B64_L12_N AH11 FMC tilvísun 18. Gögn(klukka)N
FMC2_LPC_LA18_CC_P B64_L12_P AG11 FMC tilvísun 18. Gögn(klukka)Bls
FMC2_LPC_LA19_N B64_L17_N AD8 FMC tilvísun 19. Gögn N
FMC2_LPC_LA19_P B64_L17_P AD9 FMC tilvísun 19. Gögn P
FMC2_LPC_LA20_N B64_L23_N AJ8 FMC tilvísun 20. gögn N
FMC2_LPC_LA20_P B64_L23_P AJ9 FMC tilvísun 20. gögn P
FMC2_LPC_LA21_N B64_L14_N AG9 FMC tilvísun 21. Gögn N
FMC2_LPC_LA21_P B64_L14_P AF9 FMC tilvísun 21. gögn P
FMC2_LPC_LA22_N B64_L15_N AF8 FMC tilvísun 22. gögn N
FMC2_LPC_LA22_P B64_L15_P AE8 FMC tilvísun 22. gögn P
FMC2_LPC_LA23_N B64_L16_N AE10 FMC tilvísun 23rd Data N
FMC2_LPC_LA23_P B64_L16_P AD10 FMC tilvísun 23rd Data P
FMC2_LPC_LA24_N B64_L1_N AP10 FMC tilvísun 24. gögn N
FMC2_LPC_LA24_P B64_L1_P AP11 FMC tilvísun 24. gögn P
FMC2_LPC_LA25_N B64_L4_N AN12 FMC tilvísun 25. gögn N
FMC2_LPC_LA25_P B64_L4_P AM12 FMC tilvísun 25. gögn P
FMC2_LPC_LA26_N B64_L21_N AL9 FMC tilvísun 26. gögn N
FMC2_LPC_LA26_P B64_L21_P AK10 FMC tilvísun 26. gögn P
FMC2_LPC_LA27_N B64_L24_N AL8 FMC tilvísun 27. gögn N
FMC2_LPC_LA27_P B64_L24_P AK8 FMC tilvísun 27. gögn P
FMC2_LPC_LA28_N B64_L18_N AH8 FMC tilvísun 28. gögn N
FMC2_LPC_LA28_P B64_L18_P AH9 FMC tilvísun 28. gögn P
FMC2_LPC_LA29_N B64_L6_N AL13 FMC tilvísun 29. gögn N
FMC2_LPC_LA29_P B64_L6_P AK13 FMC tilvísun 29. gögn P
FMC2_LPC_LA30_N B64_L8_N AJ13 FMC tilvísun 30. gögn N
FMC2_LPC_LA30_P B64_L8_P AH13 FMC tilvísun 30. gögn P
FMC2_LPC_LA31_N B64_L10_N AE11 FMC tilvísun 31. Gögn N
FMC2_LPC_LA31_P B64_L10_P AD11 FMC tilvísun 31. gögn P
FMC2_LPC_LA32_N B64_L7_N AF13 FMC tilvísun 32. gögn N
FMC2_LPC_LA32_P B64_L7_P AE13 FMC tilvísun 32. gögn P
FMC2_LPC_LA33_N B64_L9_N AF12 FMC tilvísun 33rd Data N
FMC2_LPC_LA33_P B64_L9_P AE12 FMC tilvísun 33rd Data P
FMC2_LPC_SCL B65_L24_N K21 FMC I2C strætuklukka
FMC2_LPC_SDA B65_L24_P K20 FMC I2C strætógögn

3. FMC LPC tengipinnaúthlutun er sem hér segir

Merkisheiti Nafn pinna Pin nr. Lýsing
FMC_HPC_CLK0_M2C_N B67_L11_N D25 FMC 0. inntakstilvísun (klukka) N
FMC_HPC_CLK0_M2C_P B67_L11_P E25 FMC 0. inntakstilvísun (klukka) Bls
FMC_HPC_CLK1_M2C_N B66_L13_N G11 FMC 1. inntak tilvísun (klukka) N
FMC_HPC_CLK1_M2C_P B66_L13_P H11 FMC 1. inntak tilvísun (klukka) Bls
FMC_HPC_LA00_CC_N B67_L14_N E23 FMC LA 0th Gögn (klukka) N
FMC_HPC_LA00_CC_P B67_L14_P E22 FMC LA 0th Gögn (klukka) P
FMC_HPC_LA01_CC_N B67_L13_N C23 FMC LA 1. gögn (klukka) N
FMC_HPC_LA01_CC_P B67_L13_P D23 FMC LA 1. gögn (klukka) P
FMC_HPC_LA02_N B67_L8_N A25 FMC LA 2. gögn N
FMC_HPC_LA02_P B67_L8_P B25 FMC LA 2. gögn P
FMC_HPC_LA03_N B67_L6_N A28 FMC LA 3rd Data N
FMC_HPC_LA03_P B67_L6_P A27 FMC LA 3rd Gögn P
FMC_HPC_LA04_N B67_L2_N B27 FMC LA 4th Data N
FMC_HPC_LA04_P B67_L2_P C27 FMC LA 4th Data P
FMC_HPC_LA05_N B67_L12_N C24 FMC LA 5th Data N
FMC_HPC_LA05_P B67_L12_P D24 FMC LA 5th Data P
FMC_HPC_LA06_N B67_L4_N A29 FMC LA 6th Data P
FMC_HPC_LA06_P B67_L4_P B29 FMC LA 6th Data P
FMC_HPC_LA07_N B67_L5_N C28 FMC LA 7th Data N
FMC_HPC_LA07_P B67_L5_P D28 FMC LA 7th Data P
FMC_HPC_LA08_N B67_L1_N E27 FMC LA 8th Data N
FMC_HPC_LA08_P B67_L1_P F27 FMC LA 8th Data P
FMC_HPC_LA09_N B67_L9_N B26 FMC LA 9th Data N
FMC_HPC_LA09_P B67_L9_P C26 FMC LA 9th Data P
FMC_HPC_LA10_N B67_L10_N A24 FMC LA 10th Data N
FMC_HPC_LA10_P B67_L10_P B24 FMC LA 10th Data P
FMC_HPC_LA11_N B67_L7_N D26 FMC LA 11th Data N
FMC_HPC_LA11_P B67_L7_P E26 FMC LA 11th Data P
FMC_HPC_LA12_N B67_L3_N D29 FMC LA 12th Data N
FMC_HPC_LA12_P B67_L3_P E28 FMC LA 12th Data P
FMC_HPC_LA13_N B67_L15_N B22 FMC LA 13th Data N
FMC_HPC_LA13_P B67_L15_P B21 FMC LA 13th Data P
FMC_HPC_LA14_N B67_L18_N D21 FMC LA 14th Data N
FMC_HPC_LA14_P B67_L18_P D20 FMC LA 14th Data P
FMC_HPC_LA15_N B67_L17_N A20 FMC LA 15th Data N
FMC_HPC_LA15_P B67_L17_P B20 FMC LA 15th Data P
FMC_HPC_LA16_N B67_L16_N C22 FMC LA 16th Data N
FMC_HPC_LA16_P B67_L16_P C21 FMC LA 16th Data P
FMC_HPC_LA17_CC_N B66_L11_N F9 FMC LA 17. Gögn (klukka) N
FMC_HPC_LA17_CC_P B66_L11_P G9 FMC LA 17. Gögn (klukka) Bls
FMC_HPC_LA18_CC_N B66_L12_N F10 FMC LA 18. Gögn (klukka) N
FMC_HPC_LA18_CC_P B66_L12_P G10 FMC LA 18. Gögn (klukka) Bls
FMC_HPC_LA19_N B66_L21_N B11 FMC LA 19th Data N
FMC_HPC_LA19_P B66_L21_P C11 FMC LA 19th Data P
FMC_HPC_LA20_N B66_L23_N A12 FMC LA 20th Data N
FMC_HPC_LA20_P B66_L23_P A13 FMC LA 20th Data P
FMC_HPC_LA21_N B66_L15_N J11 FMC LA 21st Gögn N
FMC_HPC_LA21_P B66_L15_P K11 FMC LA 21st Gögn P
FMC_HPC_LA22_N B66_L19_N D11 FMC LA 22. gögn N
FMC_HPC_LA22_P B66_L19_P E11 FMC LA 22. gögn P
FMC_HPC_LA23_N B66_L18_N H13 FMC LA 23rd Data N
FMC_HPC_LA23_P B66_L18_P J13 FMC LA 23rd Gögn P
FMC_HPC_LA24_N B66_L8_N H9 FMC LA 24th Data N
FMC_HPC_LA24_P B66_L8_P J9 FMC LA 24th Data P
FMC_HPC_LA25_N B66_L10_N J10 FMC LA 25th Data N
FMC_HPC_LA25_P B66_L10_P K10 FMC LA 25th Data P
FMC_HPC_LA26_N B66_L6_N D10 FMC LA 26th Data N
FMC_HPC_LA26_P B66_L6_P E10 FMC LA 26th Data P
FMC_HPC_LA27_N B66_L5_N C9 FMC LA 27th Data N
FMC_HPC_LA27_P B66_L5_P D9 FMC LA 27th Data P
FMC_HPC_LA28_N B66_L2_N A9 FMC LA 28th Data N
FMC_HPC_LA28_P B66_L2_P B9 FMC LA 28th Data P
FMC_HPC_LA29_N B66_L4_N A10 FMC LA 29th Data N
FMC_HPC_LA29_P B66_L4_P B10 FMC LA 29th Data P
FMC_HPC_LA30_N B66_L9_N H8 FMC LA 30th Data N
FMC_HPC_LA30_P B66_L9_P J8 FMC LA 30th Data P
FMC_HPC_LA31_N B66_L1_N E8 FMC LA 31st Gögn N
FMC_HPC_LA31_P B66_L1_P F8 FMC LA 31st Gögn P
FMC_HPC_LA32_N B66_L3_N C8 FMC LA 32. gögn N
FMC_HPC_LA32_P B66_L3_P D8 FMC LA 32. gögn P
FMC_HPC_LA33_N B66_L7_N K8 FMC LA 33rd Data N
FMC_HPC_LA33_P B66_L7_P L8 FMC LA 33rd Gögn P
FMC_HPC_HA00_CC_N B68_L14_N F17 FMC HA 0th Gögn(klukka)N
FMC_HPC_HA00_CC_P B68_L14_P F18 FMC HA 0th Gögn (klukka) Bls
FMC_HPC_HA01_CC_N B68_L12_N E17 FMC HA 1. gögn (klukka) N
FMC_HPC_HA01_CC_P B68_L12_P E18 FMC HA 1. gögn (klukka) Bls
FMC_HPC_HA02_N B68_L17_N H16 FMC HA 2. gögn N
FMC_HPC_HA02_P B68_L17_P H17 FMC HA 2. gögn P
FMC_HPC_HA03_N B68_L24_N L18 FMC HA 3rd Data N
FMC_HPC_HA03_P B68_L24_P L19 FMC HA 3rd Data N
FMC_HPC_HA04_N B68_L6_N C17 FMC HA 4. Gögn N
FMC_HPC_HA04_P B68_L6_P C18 FMC HA 4. gögn P
FMC_HPC_HA05_N B68_L2_N A18 FMC HA 5. Gögn N
FMC_HPC_HA05_P B68_L2_P A19 FMC HA 5. gögn P
FMC_HPC_HA06_N B68_L22_N J18 FMC HA 6. Gögn N
FMC_HPC_HA06_P B68_L22_P J19 FMC HA 6. gögn P
FMC_HPC_HA07_N B68_L4_N B19 FMC HA 7. Gögn N
FMC_HPC_HA07_P B68_L4_P C19 FMC HA 7. gögn P
FMC_HPC_HA08_N B68_L18_N H18 FMC HA 8. Gögn N
FMC_HPC_HA08_P B68_L18_P H19 FMC HA 8. gögn P
FMC_HPC_HA09_N B68_L7_N C14 FMC HA 9. Gögn N
FMC_HPC_HA09_P B68_L7_P D14 FMC HA 9. gögn P
FMC_HPC_HA10_N B68_L1_N A14 FMC HA 10. Gögn N
FMC_HPC_HA10_P B68_L1_P B14 FMC HA 10. gögn P
FMC_HPC_HA11_N B68_L5_N B16 FMC HA 11. Gögn N
FMC_HPC_HA11_P B68_L5_P B17 FMC HA 11. gögn P
FMC_HPC_HA12_N B68_L16_N F19 FMC HA 12. Gögn N
FMC_HPC_HA12_P B68_L16_P G19 FMC HA 12. gögn P
FMC_HPC_HA13_N B68_L3_N A15 FMC HA 13. Gögn N
FMC_HPC_HA13_P B68_L3_P B15 FMC HA 13. gögn P
FMC_HPC_HA14_N B68_L23_N J16 FMC HA 14. Gögn N
FMC_HPC_HA14_P B68_L23_P K16 FMC HA 14. gögn P
FMC_HPC_HA15_N B68_L20_N K17 FMC HA 15. Gögn N
FMC_HPC_HA15_P B68_L20_P K18 FMC HA 15. gögn P
FMC_HPC_HA16_N B68_L10_N D18 FMC HA 16. Gögn N
FMC_HPC_HA16_P B68_L10_P D19 FMC HA 16. gögn P
FMC_HPC_HA17_CC_N B68_L13_N G16 FMC HA 17th Gögn(klukka)N
FMC_HPC_HA17_CC_P B68_L13_P G17 FMC HA 17th Gögn (klukka) Bls
FMC_HPC_HA18_N B68_L21_N K15 FMC HA 18. Gögn N
FMC_HPC_HA18_P B68_L21_P L15 FMC HA 18. gögn P
FMC_HPC_HA19_N B68_L15_N G14 FMC HA 19. Gögn N
FMC_HPC_HA19_P B68_L15_P G15 FMC HA 19. gögn P
FMC_HPC_HA20_N B68_L11_N D16 FMC HA 20. Gögn N
FMC_HPC_HA20_P B68_L11_P E16 FMC HA 20. gögn P
FMC_HPC_HA21_N B68_L19_N J14 FMC HA 21. Gögn N
FMC_HPC_HA21_P B68_L19_P J15 FMC HA 21. Gögn P
FMC_HPC_HA22_N B68_L8_N D15 FMC HA 22. gögn N
FMC_HPC_HA22_P B68_L8_P E15 FMC HA 22. gögn P
FMC_HPC_HA23_N B68_L9_N F14 FMC HA 23rd Data N
FMC_HPC_HA23_P B68_L9_P F15 FMC HA 23rd Gögn P
FMC_HPC_SCL B66_L17_N K12 FMC I2C strætógögn
FMC_HPC_SDA B66_L17_P L12 FMC I2C strætógögn
FMC_GBTCLK0_M2C_P 227_CLK1_P M6 Senditæki viðmiðunarklukka 0 inntak P
FMC_GBTCLK0_M2C_N 227_CLK1_N M5 Senditæki viðmiðunarklukka 0 inntak N
FMC_GBTCLK1_M2C_P 228_CLK1_P H6 Senditæki viðmiðunarklukka 1 inntak P
FMC_GBTCLK1_M2C_N 228_CLK1_N H5 Senditæki viðmiðunarklukka 1 inntak N
FMC_DP0_M2C_P 227_RX0_P M2 Senditækisgögn 0 Inntak P
FMC_DP0_M2C_N 227_RX0_N M1 Senditækisgögn 0 Inntak N
FMC_DP1_M2C_P 227_RX1_P K2 Senditækisgögn 1 Inntak P
FMC_DP1_M2C_N 227_RX1_N K1 Senditækisgögn 1 Inntak N
FMC_DP2_M2C_P 227_RX2_P H2 Senditækisgögn 2 Inntak P
FMC_DP2_M2C_N 227_RX2_N H1 Senditækisgögn 2 Inntak N
FMC_DP3_M2C_P 227_RX3_P F2 Senditækisgögn 3 Inntak P
FMC_DP3_M2C_N 227_RX3_N F1 Senditækisgögn 3 Inntak N
FMC_DP4_M2C_P 228_RX1_P D2 Senditækisgögn 4 Inntak P
FMC_DP4_M2C_N 228_RX1_N D1 Senditækisgögn 4 Inntak N
FMC_DP5_M2C_P 228_RX3_P A4 Senditækisgögn 5 Inntak P
FMC_DP5_M2C_N 228_RX3_N A3 Senditækisgögn 5 Inntak N
FMC_DP6_M2C_P 228_RX2_P B2 Senditækisgögn 6 Inntak P
FMC_DP6_M2C_N 228_RX2_N B1 Senditækisgögn 6 Inntak N
FMC_DP7_M2C_P 228_RX0_P E4 Senditækisgögn 7 Inntak P
FMC_DP7_M2C_N 228_RX0_N E3 Senditækisgögn 7 Inntak N
FMC_DP0_C2M_P 227_TX0_P N4 Senditækisgögn 0 Úttak P
FMC_DP0_C2M_N 227_TX0_N N3 Senditækisgögn 0 Úttak N
FMC_DP1_C2M_P 227_TX1_P L4 Senditækisgögn 1 Úttak P
FMC_DP1_C2M_N 227_TX1_N L3 Senditækisgögn 1 Úttak N
FMC_DP2_C2M_P 227_TX2_P J4 Senditækisgögn 2 Úttak P
FMC_DP2_C2M_N 227_TX2_N J3 Senditækisgögn 2 Úttak N
FMC_DP3_C2M_P 227_TX3_P G4 Senditækisgögn 3 Úttak P
FMC_DP3_C2M_N 227_TX3_N G3 Senditækisgögn 3 Úttak N
FMC_DP4_C2M_P 228_TX1_P D6 Senditækisgögn 4 Úttak P
FMC_DP4_C2M_N 228_TX1_N D5 Senditækisgögn 4 Úttak N
FMC_DP5_C2M_P 228_TX3_P B6 Senditækisgögn 5 Úttak P
FMC_DP5_C2M_N 228_TX3_N B5 Senditækisgögn 5 Úttak N
FMC_DP6_C2M_P 228_TX2_P C4 Senditækisgögn 6 Úttak P
FMC_DP6_C2M_N 228_TX2_N C3 Senditækisgögn 6 Úttak N
FMC_DP7_C2M_P 228_TX0_P F6 Senditækisgögn 7 Úttak P
FMC_DP7_C2M_N 228_TX0_N F5 Senditækisgögn 7 Úttak N

Hluti 2.7: SD kortarauf
AXKU042 FPGA þróunarborðið inniheldur Micro SD kort tengi til að veita notendum aðgang að SD kortaminni til að geyma myndir, tónlist eða önnur notendagögn files. Merkið er tengt við IO merki BANK64 of FPGA og skýringarmynd FPGA og SD kortstengisins er sýnd á mynd 2-7-1

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (16)

Mynd 2-7-1 Skýringarmynd SD-kortaraufs. Úthlutun pinna fyrir SD-kortarauf

Merkisheiti FPGA pinnaheiti Pin númer Lýsing
SD_CLK B64_L22_P AN8 SD klukkumerki
SD_CMD B64_L19_N AM10 SD stjórnmerki
SD_D0 B64_L5_N AL12 SD gögn 0
SD_D1 B64_L19_P AL10 SD gögn 1
SD_D2 B64_L2_P AN13 SD gögn 2
SD_D3 B64_L2_N AP13 SD gögn 3
SD_CD B64_L22_N AP8 Merki fyrir innsetningu SD-korts

Hluti 2.8: SMA tengi AXKU042 FPGA þróunarborðið er hannað með 2 SMA tengi og mismunadrifsmerkið er tengt við BANK66 venjulegu klukku IO tengi, sem veitir viðskiptavinum ytri klukku tengi eða samkvæmt venjulegu IO tengi, tengistigið er 1.8V. Skýringarmynd FPGA og SMA tengitengingarinnar er sýnd á mynd 2-8-1.

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (17)

SMA tengi pinnaúthlutun

Merkisheiti FPGA pinnaheiti Pin númer Lýsing
SMA_CLKIN_N B66_L14_N G12 Senditæki klukkumerki N
SMA_CLKIN_P B66_L14_P H12 Senditæki klukkumerki P

Hluti 2.9: Hitaskynjari og EEPROM

Stafrænn hitaskynjarakubbur með mikilli nákvæmni og lítilli afl er festur á AXKU042 FPGA þróunarborðið og gerðin er LM75A af ON Semiconductor. Hitastigsnákvæmni LM75A flögunnar er 0.5 gráður. Skynjarinn og FPGA eru beintengd við I2C stafræna viðmótið. FPGA les hitastigið nálægt núverandi FPGA þróunarborði í gegnum I2C tengið. Líkanið af EEPROM er 24LC04 og afkastagetan er: 4Kbit, sem er tengd við PS flugstöðina í gegnum I2C strætó.

Mynd 2-9-1 hér að neðan sýnir hönnun LM75 skynjarans og EEPROM flíssins

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (17)

Nafn pinna FPGA pinnaheiti FPGA pinna
I2C_SDA B66_L16_N K13
I2C_SCL B66_L16_P L13

Mynd 2-9-1 Skýringarmynd I2C tengingar I2C Úthlutun skynjarapinna

Hluti 2.10: LED ljós Það eru sjö rauðar LED á AXKU042 FPGA burðarborðinu, þar af einn aflvísir (PWR), fjórir eru stjórnvísar, tveir eru spjaldvísar. Þegar kveikt er á AXKU042 FPGA borðinu kviknar á rafmagnsvísirinn, 4 notendaljós og tveggja spjalda vísar eru tengdir við IO á FPGA BANK65 og BANK66, notandinn getur stjórnað lýsingu og slökkvi í gegnum forritið. Þegar IO binditage tengt við notendaljósið er stillt á lágt stigi, notendaljósið kviknar. Þegar tengdur IO voltage er stillt sem hátt, mun notendaljósið slokkna.

LED vélbúnaðartengingin er sýnd á mynd 2-10-1

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (21)Mynd 2-10-2 ljósdíóða spjaldsvísir

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (22)
Pinnaúthlutun LED ljósa notenda

Merkisheiti FPGA pinnaheiti Pin númer Lýsing
LED1 B66_T3U E12 Notendaskilgreint gaumljós
LED2 B66_T2U F12 Notendaskilgreint gaumljós
LED3 B66_T1U L9 Notendaskilgreint gaumljós
LED4 B65_T0U H23 Notendaskilgreint gaumljós
TEST_LED1 B66_L22_N E13 pallborðsvísir
TEST_LED2 B66_L22_P F13 pallborðsvísir

Hluti 2.11: Lyklar

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (23)

AXKU062 FPGA þróunarborðið inniheldur tvo notendalykla og 1 endurstillingarlykil. Einn notendalykill er tengdur við IO FPGA BANK65. Notendalykillinn er virkur á lágu stigi til að átta sig á sumum aðgerðum borðsins fyrir viðskiptavini; Endurstillingarlykillinn er notaður til að endurstilla kerfið. Hringrás notendalykilshlutans er sýnd á mynd 2-11-1:

Keys Pin Assignment

Merkisheiti FPGA pinnaheiti Pin númer Lýsing
Lykill 1 B65_T1U N23 Notandalykillinntak
FPGA_RSETN B65_T2U N27 Endurstilla kerfi

2.12. hluti: JTAG Viðmót

Hinn J.TAG viðmótið er frátekið á AXKU042 þróunarborðinu til að hlaða niður FPGA forritum eða fastbúnaðarforritum á FLASH. Til þess að skemma ekki FPGA flöguna með því að tengja og taka úr sambandi undir rafmagni, bættum við verndardíóðu við JTAG merki til að tryggja að merki voltage er innan þess sviðs sem FPGA samþykkir og forðast skemmdir á FPGA flögunni. JTAG skýringarmynd er sýnd á mynd 2-12-1:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (24)

Hluti 2.13: Aflgjafi

Aflinntak binditage af AXKU042 þróunarspjaldinu er DC12V, með ytri+12V aflgjafa eða aflgjafa til borðsins í gegnum PCIE. Þegar ytri aflgjafi er notaður, vinsamlegast notaðu aflgjafann frá þróunarborðinu og ekki nota aðrar forskriftir aflgjafans til að forðast að skemma þróunarborðið. Skýringarmynd aflgjafahönnunarinnar á borðinu er sýnd á mynd 2-13-1

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (25)

Hluti 2.14: Vifta

Vegna þess að FPGA framleiðir mikinn hita þegar það virkar venjulega, bætum við hitaskáp og viftu við flísina á borðinu til að koma í veg fyrir að flísinn ofhitni. Stýringu viftunnar er stjórnað af FPGA flögunni. Stjórnapinninn er tengdur við IO á BANK48. Ef úttak IO stigs er hátt er kveikt á MOSFET og viftan virkar. Ef úttak IO stigs er lágt stoppar viftan. Viftuhönnunin á borðinu er sýnd á mynd 2-14-1.

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (26)

Aðdáandi pinnaverkefni

Merkisheiti FPGA pinnaheiti Pin númer Lýsing
FAN_PWM B64_T0U AK11 Viftu stýripinna

Hluti 2.15:Stærð Mál

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-mynd- (27)

http://www.alinx.com

Skjöl / auðlindir

ALINX AXKU042 KINTEX UltraScale FPGA þróunarborð [pdfNotendahandbók
AXKU042 KINTEX UltraScale FPGA þróunarráð, AXKU042, KINTEX UltraScale FPGA þróunarráð, UltraScale FPGA þróunarráð, FPGA þróunarráð, þróunarráð, stjórn

Heimildir

Skildu eftir athugasemd

Netfangið þitt verður ekki birt. Nauðsynlegir reitir eru merktir *