ALINX ZYNQ FPGA þróunarborð AC7Z020
Útgáfuskrá
Útgáfa | Dagsetning | Gefa út af | Lýsing |
Opinber 1.0 | 2020-06-28 | Rachel Zhou | Fyrsta útgáfan |
AC7Z020 Core Board Inngangur
AC7Z020 (kjarna borð líkan, sama hér að neðan) FPGA kjarna borð, ZYNQ flís er byggt á XC7Z020-2CLG400I af XILINX fyrirtæki ZYNQ7000 röð. PS kerfi ZYNQ flísarinnar samþættir tvo ARM CortexTM-A9 örgjörva, AMBA® samtengingar, innra minni, ytri minnisviðmót og jaðartæki. FPGA ZYNQ flísarinnar inniheldur mikið af forritanlegum rökfrumur, DSP og innra vinnsluminni.
Þetta kjarnaborð notar tvo Micron's MT41K256M16TW-107 DDR3 flís, sem hver um sig hefur 512MB afkastagetu; tveir DDR flögurnar sameinast og mynda 32-bita gagnastútubreidd og klukkutíðni les- og skrifagagna milli ZYNQ og DDR3 Allt að 533Mhz; þessi uppsetning getur mætt þörfum gagnavinnslu kerfisins með mikla bandbreidd
Til að tengjast burðarborðinu eru tvö borð-til-borð tengi þessa kjarnaborðs framlengd með USB tengi á PS hliðinni, Gigabit Ethernet tengi, SD kort tengi og önnur MIO tengi sem eftir eru (48). Og næstum öll IO tengi (122) á BANK13, BAN34 og BANK35 á PL hliðinni, þar af er hægt að breyta IO stigum BANK34 og BANK35 með því að skipta um LDO flís á kjarnaborðinu til að uppfylla kröfur notandans um mismunandi stig viðmót . Fyrir notendur sem þurfa mikið af IO mun þetta kjarnaborð vera góður kostur. Og IO tengingarhlutinn, ZYNQ flísinn við tengið milli jafnlengdar og mismunavinnslu, og kjarnaborðsstærð er aðeins 35 * 42 (mm), sem er mjög hentugur fyrir framhaldsþróun.
ZYNQ flís
FPGA kjarnaborðið AC7Z020 notar Xilinx Zynq7000 röð flís, mát XC7Z020-2CLG400I. PS kerfi flíssins samþættir tvo ARM Cortex™-A9 örgjörva, AMBA® samtengingar, innra minni, ytri minnisviðmót og jaðartæki. Þessi jaðartæki innihalda aðallega USB strætó tengi, Ethernet-viðmót, SD/SDIO tengi, I2C strætó tengi, CAN strætó tengi, UART tengi, GPIO osfrv. PS getur starfað sjálfstætt og ræst þegar kveikt er á eða endurstillt. Mynd 2-1 útskýrði heildarritmyndina af ZYNQ7000 flísinni.
Helstu breytur PS kerfishluta eru sem hér segir
- ARM tvíkjarna CortexA9 forritaörgjörvi, ARM-v7 arkitektúr, allt að 1GHz
- 32KB stig 1 kennsla og skyndiminni á hvern örgjörva, 512KB stig 2 skyndiminni 2 CPU hlutir
- On-chip boot ROM og 256KB on-chip vinnsluminni
- Ytra geymsluviðmót, styður 16/32 bita DDR2, DDR3 viðmót
- Tvö Gigabit NIC stuðningur: mismunandi samansafn DMA, GMII, RGMII, SGMII tengi
- Tvö USB2.0 OTG tengi, hvert styður allt að 12 hnúta
- Tvö CAN2.0B rútuviðmót
- Tvö SD kort, SDIO, MMC samhæfðir stýringar
- 2 SPI, 2 UART, 2 I2C tengi
- 4 pör af 32bita GPIO, 54 (32 + 22) sem PS kerfi IO, 64 tengt við PL
- Mikil bandbreidd tenging innan PS og PS til PL
Helstu breytur PL rökfræðihlutans eru sem hér segir
- Rökfrumur: 85K
- Uppflettitöflur (LUT): 53,200
- Flip-flops: 106,400
- 18x25 MACC: 220
- Loka á vinnsluminni: 4.9 Mb
- Tveir AD breytir fyrir á flís voltage, hitastigsskynjun og allt að 17 ytri mismunadrifsinntaksrásir, 1MBPS XC7Z020-2CLG400I flíshraðastig er -2, iðnaðarstig, pakkinn er BGA400, pinnahæð er 0.8 mm. Skilgreining á sérstakri flísgerð ZYNQ7000 röð er sýnd á mynd 2- 2
DDR3 DRAM
FPGA kjarnaborðið AC7Z020 er búið tveimur Micron 512MB DDR3 SDRAM flögum, gerð MT41K257M16TW-107 (Samhæft við Hynix H5TQ4G63AFR-PBI). Heildarrútubreidd DDR3 SDRAM er 32bit. DDR3 SDRAM vinnur á hámarkshraða 533MHz (gagnahraði 1066Mbps). DDR3 minniskerfið er beintengt við minnisviðmót BANK 502 ZYNQ vinnslukerfisins (PS). Sértæk uppsetning DDR3 SDRAM er sýnd í töflu 3-1 hér að neðan:
Bitanúmer | Chip líkan | Getu | Verksmiðja |
U8, U9 | MT41K256M16TW-107 | 256M x 16bita | Míkron |
Vélbúnaðarhönnun DDR3 krefst strangs tillits til merkiheilleika. Við höfum að fullu íhugað samsvarandi viðnám / tengiviðnám, sporviðnámsstýringu og snefillengdarstýringu í hringrásarhönnun og PCB hönnun til að tryggja háhraða og stöðugan rekstur DDR3. Vélbúnaðartenging DDR3 DRAM er sýnd á mynd 3-1:
DDR3 DRAM pinnaúthlutun
Merkisheiti | ZYNQ pinnaheiti | ZYNQ PIN númer |
DDR3_DQS0_P | PS_DDR_DQS_P0_502 | C2 |
DDR3_DQS0_N | PS_DDR_DQS_N0_502 | B2 |
DDR3_DQS1_P | PS_DDR_DQS_P1_502 | G2 |
DDR3_DQS1_N | PS_DDR_DQS_N1_502 | F2 |
DDR3_DQS2_P | PS_DDR_DQS_P2_502 | R2 |
DDR3_DQS2_N | PS_DDR_DQS_N2_502 | T2 |
DDR3_DQS3_P | PS_DDR_DQS_P3_502 | W5 |
DDR3_DQS4_N | PS_DDR_DQS_N3_502 | W4 |
DDR3_D0 | PS_DDR_DQ0_502 | C3 |
DDR3_D1 | PS_DDR_DQ1_502 | B3 |
DDR3_D2 | PS_DDR_DQ2_502 | A2 |
DDR3_D3 | PS_DDR_DQ3_502 | A4 |
DDR3_D4 | PS_DDR_DQ4_502 | D3 |
DDR3_D5 | PS_DDR_DQ5_502 | D1 |
DDR3_D6 | PS_DDR_DQ6_502 | C1 |
DDR3_D7 | PS_DDR_DQ7_502 | E1 |
DDR3_D8 | PS_DDR_DQ8_502 | E2 |
DDR3_D9 | PS_DDR_DQ9_502 | E3 |
DDR3_D10 | PS_DDR_DQ10_502 | G3 |
DDR3_D11 | PS_DDR_DQ11_502 | H3 |
DDR3_D12 | PS_DDR_DQ12_502 | J3 |
DDR3_D13 | PS_DDR_DQ13_502 | H2 |
DDR3_D14 | PS_DDR_DQ14_502 | H1 |
DDR3_D15 | PS_DDR_DQ15_502 | J1 |
DDR3_D16 | PS_DDR_DQ16_502 | P1 |
DDR3_D17 | PS_DDR_DQ17_502 | P3 |
DDR3_D18 | PS_DDR_DQ18_502 | R3 |
DDR3_D19 | PS_DDR_DQ19_502 | R1 |
DDR3_D20 | PS_DDR_DQ20_502 | T4 |
DDR3_D21 | PS_DDR_DQ21_502 | U4 |
DDR3_D22 | PS_DDR_DQ22_502 | U2 |
DDR3_D23 | PS_DDR_DQ23_502 | U3 |
DDR3_D24 | PS_DDR_DQ24_502 | V1 |
DDR3_D25 | PS_DDR_DQ25_502 | Y3 |
DDR3_D26 | PS_DDR_DQ26_502 | W1 |
DDR3_D27 | PS_DDR_DQ27_502 | Y4 |
DDR3_D28 | PS_DDR_DQ28_502 | Y2 |
DDR3_D29 | PS_DDR_DQ29_502 | W3 |
DDR3_D30 | PS_DDR_DQ30_502 | V2 |
DDR3_D31 | PS_DDR_DQ31_502 | V3 |
DDR3_DM0 | PS_DDR_DM0_502 | A1 |
DDR3_DM1 | PS_DDR_DM1_502 | F1 |
DDR3_DM2 | PS_DDR_DM2_502 | T1 |
DDR3_DM3 | PS_DDR_DM3_502 | Y1 |
DDR3_A0 | PS_DDR_A0_502 | N2 |
DDR3_A1 | PS_DDR_A1_502 | K2 |
DDR3_A2 | PS_DDR_A2_502 | M3 |
DDR3_A3 | PS_DDR_A3_502 | K3 |
DDR3_A4 | PS_DDR_A4_502 | M4 |
DDR3_A5 | PS_DDR_A5_502 | L1 |
DDR3_A6 | PS_DDR_A6_502 | L4 |
DDR3_A7 | PS_DDR_A7_502 | K4 |
DDR3_A8 | PS_DDR_A8_502 | K1 |
DDR3_A9 | PS_DDR_A9_502 | J4 |
DDR3_A10 | PS_DDR_A10_502 | F5 |
DDR3_A11 | PS_DDR_A11_502 | G4 |
DDR3_A12 | PS_DDR_A12_502 | E4 |
DDR3_A13 | PS_DDR_A13_502 | D4 |
DDR3_A14 | PS_DDR_A14_502 | F4 |
DDR3_BA0 | PS_DDR_BA0_502 | L5 |
DDR3_BA1 | PS_DDR_BA1_502 | R4 |
DDR3_BA2 | PS_DDR_BA2_502 | J5 |
DDR3_S0 | PS_DDR_CS_B_502 | N1 |
DDR3_RAS | PS_DDR_RAS_B_502 | P4 |
DDR3_CAS | PS_DDR_CAS_B_502 | P5 |
DDR3_VI | PS_DDR_WE_B_502 | M5 |
DDR3_ODT | PS_DDR_ODT_502 | N5 |
DDR3_RESET | PS_DDR_DRST_B_502 | B4 |
DDR3_CLK0_P | PS_DDR_CKP_502 | L2 |
DDR3_CLK0_N | PS_DDR_CKN_502 | M2 |
DDR3_CKE | PS_DDR_CKE_502 | N3 |
QSPI Flash
FPGA kjarnaborðið AC7Z020 er búið einni 256MBit Quad-SPI FLASH flís, flasslíkanið er W25Q256FVEI, sem notar 3.3V CMOS vol.tage staðall. Vegna þess að QSPI FLASH er ekki rokgjarnt, er hægt að nota það sem ræsibúnað fyrir kerfið til að geyma ræsimynd kerfisins. Þessar myndir innihalda aðallega FPGA bita files, ARM forritakóða og önnur notendagögn files. Sérstök líkön og tengdar færibreytur QSPI FLASH eru sýndar í töflu 4-1.
Staða | Fyrirmynd | Getu | Verksmiðja |
U15 | W25Q256FVEI | 32M bæti | Winbond |
QSPI FLASH er tengt við GPIO tengi BANK500 í PS hluta ZYNQ flíssins. Í kerfishönnuninni þarf að stilla GPIO tengiaðgerðir þessara PS tengi sem QSPI FLASH tengi. Mynd 4-1 sýnir QSPI Flash í skýringarmyndinni.
Stilltu úthlutun flíspinna
Merkisheiti | ZYNQ pinnaheiti | ZYNQ PIN númer |
QSPI_SCK | PS_MIO6_500 | A5 |
QSPI_CS | PS_MIO1_500 | A7 |
QSPI_D0 | PS_MIO2_500 | B8 |
QSPI_D1 | PS_MIO3_500 | D6 |
QSPI_D2 | PS_MIO4_500 | B7 |
QSPI_D3 | PS_MIO5_500 | A6 |
Stilling klukku
AC7Z020 kjarnaborðið veitir virka klukku fyrir PS kerfið, þannig að PS kerfið getur unnið sjálfstætt. PS kerfis klukkugjafi ZYNQ flísinn veitir 33.333333MHz klukkuinntak fyrir PS hlutann í gegnum X1 kristalinn á kjarnaborðinu. Klukkuinntakið er tengt við PS_CLK_500 pinna á ZYNQ flís BANK500. Skýringarmynd hennar er sýnd á mynd 2-5-1:
Úthlutun klukkuna
Merki nafn | ZYNQ pinna |
PS_CLK_500 | E7 |
Aflgjafi
Aflgjafinn voltage af AC7Z020 kjarnaborðinu er DC5V, sem er til staðar með því að tengja burðarborðið. Að auki er kraftur BANK34 og BANK35 einnig veittur í gegnum flutningsborðið. Skýringarmynd af aflgjafahönnun á kjarnaborðinu er sýnd á mynd 2-6-1:
FPGA þróunarborðið er knúið af + 5V og er breytt í + 1.0V, + 1.8V, + 1.5V, + 3.3V fjórar aflgjafa í gegnum fjóra DC / DC aflkubba. Framleiðslustraumur + 1.0V getur náð 6A, + 1.8V og + 1.5V aflstraumur er 3A, + 3.3V útgangsstraumur er 500mA. J29 hefur einnig 4 pinna hvor til að veita FPGA BANK34 og BANK35 afl. Sjálfgefið er 3.3V. Notendur geta breytt krafti BANK34 og BANK35 með því að breyta VCCIO34 og VCCIO35 á bakborðinu. 1.5V myndar VTT og VREF binditager krafist af DDR3 í gegnum TPS51206 TI. Aðgerðir hverrar orkudreifingar eru sýndar í eftirfarandi töflu:
Aflgjafi | Virka |
+1.0V | ZYNQ PS og PL hluti Core Voltage |
+1.8V | ZYNQ PS og PL aukahluti binditage
BANK501 IO binditage |
+3.3V | VCCIO, QSIP FLASH, klukkakristal ZYNQ Bank0, Bank500, Bank13 |
+1.5V | DDR3, ZYNQ Bank501 |
VREF,VTT(+0.75V) | DDR3 |
VCCIO34/35 | Bank34, Bank35 |
Vegna þess að aflgjafinn á ZYNQ FPGA hefur kröfur um virkjunarröð, í hringrásarhönnuninni, höfum við hannað í samræmi við aflþörf flísarinnar. Kveikjuröðin er +1.0V->+1.8V->(+1.5 V, +3.3V, VCCIO) hringrásarhönnun til að tryggja eðlilega virkni flíssins. Vegna þess að stigsstaðlar BANK34 og BANK35 eru ákvarðaðir af aflgjafanum sem flutningsborðið gefur, er hæsta 3.3V. Þegar þú hannar burðarborðið til að veita VCCIO34 og VCCIO35 afl fyrir kjarnaspjaldið, þá er ræsingarröðin hægari en + 5V.
AC7Z010 Core Board Stærð Mál
Úthlutun pinna á borð við borð tengi
Kjarnaborðið hefur samtals tvær háhraða stækkunartengi. Það notar tvö 120-pinna milliborðstengi (J29/J30) til að tengja við burðarborðið. PIN bilið milli borðs og borðs tengisins er 0.5 mm, þar á meðal er J29 tengdur við 5V afl, VCCIO aflinntak, nokkur IO merki og JTAG merki, og J30 er tengdur við hin IO merki og MIO. Hægt er að breyta IO stiginu á BANK34 og BANK35 með því að stilla VCCIO inntakið á tenginu, hæsta stigið fer ekki yfir 3.3V. AX7Z010 burðarborðið sem við hönnuðum er sjálfgefið 3.3V. Athugaðu að IO á BANK13 er ekki fáanlegt fyrir AC7Z020 kjarnaborð.
Pinnaúthlutun borðs við borðtengi J29
J29 pinna | Merkisheiti | ZYNQ pinna | J29 pinna | Merkisheiti | ZYNQ pinna |
1 | VCC5V | – | 2 | VCC5V | – |
3 | VCC5V | – | 4 | VCC5V | – |
5 | VCC5V | – | 6 | VCC5V | – |
7 | VCC5V | – | 8 | VCC5V | – |
9 | GND | – | 10 | GND | – |
11 | VCCIO_34 | – | 12 | VCCIO_35 | – |
13 | VCCIO_34 | – | 14 | VCCIO_35 | – |
15 | VCCIO_34 | – | 16 | VCCIO_35 | – |
17 | VCCIO_34 | – | 18 | VCCIO_35 | – |
19 | GND | – | 20 | GND | – |
21 | IO34_L10P | V15 | 22 | IO34_L7P | Y16 |
23 | IO34_L10N | W15 | 24 | IO34_L7N | Y17 |
25 | IO34_L15N | U20 | 26 | IO34_L17P | Y18 |
27 | IO34_L15P | T20 | 28 | IO34_L17N | Y19 |
29 | GND | – | 30 | GND | – |
31 | IO34_L9N | U17 | 32 | IO34_L8P | W14 |
33 | IO34_L9P | T16 | 34 | IO34_L8N | Y14 |
35 | IO34_L12N | U19 | 36 | IO34_L3P | U13 |
37 | IO34_L12P | U18 | 38 | IO34_L3N | V13 |
39 | GND | – | 40 | GND | – |
41 | IO34_L14N | P20 | 42 | IO34_L21N | V18 |
43 | IO34_L14P | N20 | 44 | IO34_L21P | V17 |
45 | IO34_L16N | W20 | 46 | IO34_L18P | V16 |
47 | IO34_L16P | V20 | 48 | IO34_L18N | W16 |
49 | GND | – | 50 | GND | – |
51 | IO34_L22N | W19 | 52 | IO34_L23P | N17 |
53 | IO34_L22P | W18 | 54 | IO34_L23N | P18 |
55 | IO34_L20N | R18 | 56 | IO34_L13N | P19 |
57 | IO34_L20P | T17 | 58 | IO34_L13P | N18 |
59 | GND | – | 60 | GND | – |
61 | IO34_L19N | R17 | 62 | IO34_L11N | U15 |
63 | IO34_L19P | R16 | 64 | IO34_L11P | U14 |
65 | IO34_L24P | P15 | 66 | IO34_L5N | T15 |
67 | IO34_L24N | P16 | 68 | IO34_L5P | T14 |
69 | GND | – | 70 | GND | – |
71 | IO34_L4P | V12 | 72 | IO34_L2N | U12 |
73 | IO34_L4N | W13 | 74 | IO34_L2P | T12 |
75 | IO34_L1P | T11 | 76 | IO34_L6N | R14 |
77 | IO34_L1N | T10 | 78 | IO34_L6P | P14 |
79 | GND | – | 80 | GND | – |
81 | IO13_L13P | Y7 | 82 | IO13_L21P | V11 |
83 | IO13_L13N | Y6 | 84 | IO13_L21N | V10 |
85 | IO13_L11N | V7 | 86 | IO13_L14N | Y8 |
87 | IO13_L11P | U7 | 88 | IO13_L14P | Y9 |
89 | GND | – | 90 | GND | – |
91 | IO13_L19N | U5 | 92 | IO13_L22N | W6 |
93 | IO13_L19P | T5 | 94 | IO13_L22P | V6 |
95 | IO13_L16P | W10 | 96 | IO13_L15P | V8 |
97 | IO13_L16N | W9 | 98 | IO13_L15N | W8 |
99 | GND | – | 100 | GND | – |
101 | IO13_L17P | U9 | 102 | IO13_L20P | Y12 |
103 | IO13_L17N | U8 | 104 | IO13_L20N | Y13 |
105 | IO13_L18P | W11 | 106 | IO13_L12N | U10 |
107 | IO13_L18N | Y11 | 108 | IO13_L12P | T9 |
109 | GND | – | 110 | GND | – |
111 | FPGA_TCK | F9 | 112 | VP | K9 |
113 | FPGA_TMS | J6 | 114 | VN | L10 |
115 | FPGA_TDO | F6 | 116 | PS_POR_B | C7 |
117 | FPGA_TDI | G6 | 118 | FPGA_DONE | R11 |
Pinnaúthlutun borðs við borðtengi J30
J30 pinna | Merkisheiti | ZYNQ pinna | J30 pinna | Merkisheiti | ZYNQ
Pinna |
1 | IO35_L1P | C20 | 2 | IO35_L15N | F20 |
3 | IO35_L1N | B20 | 4 | IO35_L15P | F19 |
5 | IO35_L18N | G20 | 6 | IO35_L5P | E18 |
7 | IO35_L18P | G19 | 8 | IO35_L5N | E19 |
9 | GND | T13 | 10 | GND | T13 |
11 | IO35_L10N | J19 | 12 | IO35_L3N | D18 |
13 | IO35_L10P | K19 | 14 | IO35_L3P | E17 |
15 | IO35_L2N | A20 | 16 | IO35_L4P | D19 |
17 | IO35_L2P | B19 | 18 | IO35_L4N | D20 |
19 | GND | T13 | 20 | GND | T13 |
21 | IO35_L8P | M17 | 22 | IO35_L9N | L20 |
23 | IO35_L8N | M18 | 24 | IO35_L9P | L19 |
25 | IO35_L7P | M19 | 26 | IO35_L6P | F16 |
27 | IO35_L7N | M20 | 28 | IO35_L6N | F17 |
29 | GND | T13 | 30 | GND | T13 |
31 | IO35_L17N | H20 | 32 | IO35_L16N | G18 |
33 | IO35_L17P | J20 | 34 | IO35_L16P | G17 |
35 | IO35_L19N | G15 | 36 | IO35_L13N | H17 |
37 | IO35_L19P | H15 | 38 | IO35_L13P | H16 |
39 | GND | T13 | 40 | GND | T13 |
41 | IO35_L12N | K18 | 42 | IO35_L14N | H18 |
43 | IO35_L12P | K17 | 44 | IO35_L14P | J18 |
45 | IO35_L24N | J16 | 46 | IO35_L20P | K14 |
47 | IO35_L24P | K16 | 48 | IO35_L20N | J14 |
49 | GND | T13 | 50 | GND | T13 |
51 | IO35_L21N | N16 | 52 | IO35_L11P | L16 |
53 | IO35_L21P | N15 | 54 | IO35_L11N | L17 |
55 | IO35_L22N | L15 | 56 | IO35_L23P | M14 |
57 | IO35_L22P | L14 | 58 | IO35_L23N | M15 |
59 | GND | T13 | 60 | GND | T13 |
61 | PS_MIO22 | B17 | 62 | PS_MIO50 | B13 |
63 | PS_MIO27 | D13 | 64 | PS_MIO45 | B15 |
65 | PS_MIO23 | D11 | 66 | PS_MIO46 | D16 |
67 | PS_MIO24 | A16 | 68 | PS_MIO41 | C17 |
69 | GND | T13 | 70 | GND | T13 |
71 | PS_MIO25 | F15 | 72 | PS_MIO7 | D8 |
73 | PS_MIO26 | A15 | 74 | PS_MIO12 | D9 |
75 | PS_MIO21 | F14 | 76 | PS_MIO10 | E9 |
77 | PS_MIO16 | A19 | 78 | PS_MIO11 | C6 |
79 | GND | T13 | 80 | GND | T13 |
81 | PS_MIO20 | A17 | 82 | PS_MIO9 | B5 |
83 | PS_MIO19 | D10 | 84 | PS_MIO14 | C5 |
85 | PS_MIO18 | B18 | 86 | PS_MIO8 | D5 |
87 | PS_MIO17 | E14 | 88 | PS_MIO0 | E6 |
89 | GND | T13 | 90 | GND | T13 |
91 | PS_MIO39 | C18 | 92 | PS_MIO13 | E8 |
93 | PS_MIO38 | E13 | 94 | PS_MIO47 | B14 |
95 | PS_MIO37 | A10 | 96 | PS_MIO48 | B12 |
97 | PS_MIO28 | C16 | 98 | PS_MIO49 | C12 |
99 | GND | T13 | 100 | GND | T13 |
101 | PS_MIO35 | F12 | 102 | PS_MIO52 | C10 |
103 | PS_MIO34 | A12 | 104 | PS_MIO51 | B9 |
105 | PS_MIO33 | D15 | 106 | PS_MIO40 | D14 |
107 | PS_MIO32 | A14 | 108 | PS_MIO44 | F13 |
109 | GND | T13 | 110 | GND | T13 |
111 | PS_MIO31 | E16 | 112 | PS_MIO15 | C8 |
113 | PS_MIO36 | A11 | 114 | PS_MIO42 | E12 |
115 | PS_MIO29 | C13 | 116 | PS_MIO43 | A9 |
117 | PS_MIO30 | C15 | 118 | PS_MIO53 | C11 |
119 | QSPI_D3_PS_MIO5 | A6 | 120 | QSPI_D2_PS_MIO4 | B7 |
Skjöl / auðlindir
![]() |
ALINX ZYNQ FPGA þróunarborð AC7Z020 [pdfNotendahandbók ZYNQ FPGA þróunarráð AC7Z020, ZYNQ FPGA þróunarráð, borð AC7Z020 |