MICROCHIP-merki

MICROCHIP AN5488 Polar Fire FPGA USXGMII hönnun

MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-product-image

Tæknilýsing

  • Vara: PolarFire FPGA USXGMII hönnun (AN5488)
  • Gerð: DS00005488A
  • Stuðningur: Microchip FPGA Support

Notkunarleiðbeiningar fyrir vöru

Kröfur um kynningu

Til að keyra USXGMII kynninguna þarftu eftirfarandi auðlindir:

  • Aquantia PHY dótturkort
  • Spirent TestCenter
  • USB A til mini-B snúru
  • 6. flokkur (Cat 6) snúrur með RJ45 tengjum
  • Host PC með USB tengi
  • Hugbúnaður: FlashPro Express, TeraTerm eða PuTTY

Forkröfur

Áður en þú byrjar skaltu ganga úr skugga um að þú hafir lokið við eftirfarandi skref:

  • Tengdu Aquantia PHY dótturkortið og Spirent TestCenter samkvæmt kröfum um kynningu.
  • Settu upp nauðsynlegan hugbúnað á gestgjafatölvunni þinni.

Að setja upp kynninguna

Uppsetning vélbúnaðar

Fylgdu þessum skrefum til að setja upp vélbúnaðinn:

  1. Tengdu Aquantia PHY dótturkortið og Spirent TestCenter með því að nota meðfylgjandi snúrur.
  2. Tengdu USB A til mini-B snúru við gestgjafatölvuna þína.

Forritun á PolarFire tækinu

Til að forrita PolarFire tækið skaltu fylgja þessum skrefum:

  1. Gakktu úr skugga um að PolarFire tækið sé tengt við gestgjafatölvuna þína.
  2. Notaðu FlashPro Express hugbúnað til að forrita tækið.

Að keyra kynninguna

Til að keyra kynninguna skaltu fylgja þessum skrefum:

  1. Framkvæmdu Tcl forskriftina sem gefin er upp í viðauka A.
  2. Fylgstu með XGMII umferðarferlinu eins og lýst er í arkitektúrnum.

Algengar spurningar (algengar spurningar)

  • Sp.: Hvaða hugbúnaður þarf til að keyra kynninguna?
    A: Þú þarft FlashPro Express til að forrita tækið og TeraTerm eða PuTTY fyrir flugstöðvalíkingu.
  • Sp.: Hvernig virkar sýnishönnunararkitektúrinn?
    A: Kynningarhönnunararkitektúrinn endurnýjar XGMII umferð sem myndast af prófunareiningunni í gegnum Aquantia PHY til PolarFire senditækisins inni í FPGA til vinnslu og greiningar.

PolarFire FPGA USXGMII hönnun (Spyrðu spurningu)
PolarFire® FPGA og Ethernet IP frá Microchip gera skjóta þróun á Ethernet lausnum. Í 10G Ethernet hlutanum gerir Universal Serial 10G Media Independent Interface (USXGMII) IP kjarna frá Microchip kleift að byggja 10GBASE-R lausnir á PolarFire FPGA, IP er kvörtun með IEEE®802.3ae. USXGMII veitir stuðning við breytilegan gagnahraða 10G, 5G, 2.5G og 1G byggt á samsvarandi gagnahraðabreytingu í downstream PHY. Innleiðing lausnarinnar á PolarFire FPGA býður upp á lágan krafttages sem innihalda lág-afl senditæki og FPGA efni. Lítið afl advantage hjálpar til við að spara orkukostnað kerfisins.

USXGMII Ethernet lausnin er útfærð með því að nota CORE10GMAC mjúkan IP Media Access Control (MAC) kjarna sem er stilltur í XGMII ham og CoreUSXGMII IP ber eina netgátt yfir eina SerDes milli MAC og PHY (Aquantia PHY AQR107). Þetta skjal lýsir Microchip PolarFire USXGMII hönnuninni og hvernig á að keyra kynninguna með því að nota PolarFire Video Kit, Microchip Daughter Card með Aquantia PHY (AQR107) og USXGMII samhæfðri neteiningu.

PolarFire USXGMII kynningarhönnun hefur eftirfarandi eiginleika:

  • 10G Ethernet MAC IP
  • USXGMII IP sem veitir XGMII tengi við MAC IP.
  • Senditæki tengdur við PHY dótturkort í gegnum FPGA millihæðskort (FMC) á kerfishlið.
  • USXGMII samhæfð neteining á línuhliðinni

PolarFire Video Kit (DVP-102-000512-001) hefur eftirfarandi eiginleika:

  • 300K LE FPGA (MPF300T, FCG1152)
  • HDMI 1.4 sendir (ADV7511) flís og samsvarandi tengi
  • HDMI 2.0 með rail clamps, ReDrivers og samsvarandi tengi
  • Tvöföld myndavélarflaga með IMX334 Sony myndflögu
  • Myndflagaviðmót til að styðja allt að tvær MIPI CSI-2 myndavélar
  • DSI tengi
  • NVIDIA Jetson tengi (MIPI CSI-2 TX tengi)
  • High Pin Count (HPC) FMC tengi til að tengja við háhraða tengi (eins og 12G-SDI og USXGMII)

Fyrir frekari upplýsingar um þetta myndbandssett, sjá www.microchip.com/en-us/development-tool/MPF300-VIDEO-KIT-NS.

Forritaðu kynningarhönnunina með því að nota annan hvorn af eftirfarandi valkostum:

  • Með því að nota fyrirfram útbúið .starf file: Til að forrita tækið með því að nota .job file fylgir með kynningarhönnuninni files, sjá Forritun tækisins með FlashPro Express.
  • Notkun Libero® SoC: Til að forrita tækið með Libero SoC, sjá Forritun tækisins með Libero SoC.

Kröfur um kynningu (Spyrðu spurningu)

Eftirfarandi tafla sýnir tilföngin sem þarf til að keyra USXGMII kynninguna.

Tafla 1-1. Hönnunarkröfur

Krafa Lýsing
Vélbúnaður og fylgihlutir
PolarFire® myndbandssett MPF300-VIDEO-KIT-NS

Innihald pakka:

  • PolarFire myndbands- og myndspjald með MPF300T-1FCG1152E tæki
  • Tvöfalt myndavélarskynjaraborð – VIDEO-DC-DUALCAM
  • HDMI snúru
  • 12V aflgjafi/straumbreytir
  • USB 2.0 A karl til mini-B
Aquantia PHY dótturkort
Spirent TestCenter
  • Ethernet prófunareining fyrir 10GbE USXGMII samhæfða umferðarmyndun og villugreiningu
  • Gerð undirvagn: SPT – N4U
USB A til mini-B snúru Fyrir FPGA forritun (fáanlegt með PolarFire Video Kit)
6. flokkur (Cat 6) snúrur með RJ45 tengjum Tvær snúrur eru nauðsynlegar í eftirfarandi tilgangi:
  • Tengir PHY dótturkort og prófunareiningu
  • Tengist Host PC við LAN
Host PC Host PC með USB tengi
Hugbúnaður
FlashPro Express v2024.1
Hugbúnaður fyrir prófunareiningu 4.69.9486
Serial Emulation Terminal TeraTerm eða PuTTY

Forkröfur (Spyrðu spurningu)

Áður en þú byrjar skaltu fylgja þessum skrefum:

  • Sækja hönnunina files frá eftirfarandi hlekk: AN5488: PolarFire FPGA USXGMII Design
  • Sæktu prófunareiningarhugbúnaðinn v4.69.9486 frá Spirent TestCenter
  • Hladdu niður og settu upp Libero® SoC Design Suite frá Libero SoC Software Downloads
  • Hladdu niður og settu upp SoftConsole frá SoftConsole hugbúnaðarniðurhali

Demo hönnunararkitektúr (Spyrðu spurningu)

Eftirfarandi mynd sýnir arkitektúr kynningarhönnunarinnar.

Mynd 3-1. USXGMII hönnunararkitektúr

MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(1)

Hönnunin endurnýjar XGMII umferðina sem myndast af prófunareiningunni í samræmi við eftirfarandi skref:

  1. Gögnin sem myndast af prófunareiningunni fara í gegnum Aquantia PHY (AQR107) og eru móttekin af PolarFire senditækinu inni í FPGA gegnum FMC.
  2. PolarFire senditækið RX breytir raðgagnastraumnum í samhliða gögn og klukku, sem er send í CoreUSXGMII RX viðmótið. Gögnin eru lækkuð í CoreUSXGMII RX viðmótinu byggt á gagnahraðanum sem stillt er á við sjálfvirka samningagerð.
  3. CoreUSXGMII RX sendir gögnin til Ethernet MAC RX (Core10GMAC), sem endurnýjar XGMII gögnin og RX stjórnmerkin með því að nota FIFO rökfræði útfærð í RTL.
  4. Lykkjugögnin fara í gegnum Core10GMAC TX, CoreUSXGMII TX (uppfærsla gagna),
    PF_XCVR TX og Aquantia PHY og móttekin af prófunareiningunni.
  5. Móttekin pakkarnir eru greindir fyrir afköst og villur með því að nota prófunareininguna hugbúnaðinn.

I/O tengi (Spyrðu spurningu)

Eftirfarandi tafla sýnir mikilvægar I/O tengi USXGMII Libero vélbúnaðarhönnunarinnar.

Tafla 3-1. I/O tengi

Höfn nafn Stefna Lýsing
TMS Inntak JTAG merki tengt við Mi-V mjúka örgjörvann fyrir kembiforrit
TRSTB Inntak
TDI Inntak
TCK Inntak
TDO Framleiðsla
REF_CLK_PAD_P_0 Inntak 148.5 MHz viðmiðunarklukka móttekin frá LVDS oscillator um borð. Þessi viðmiðunarklukka er notuð til að búa til klukkur fyrir efni og DRI tengi.
REF_CLK_PAD_N_0
PHY_RSTN_OUT Inntak Virkt-hátt endurstillingarmerki frá ytri PHY. Þetta merki gefur til kynna að ytri PHY sé gangsett.
LANE0_RXD_P Inntak Fáðu braut senditækisins til að taka á móti raðgögnum í gegnum FMC frá ytri PHY. Þessir púðar eru tengdir við móttökupinna á FMC.
LANE0_RXD_N
LANE0_TXD_P Framleiðsla Sendibraut senditækisins til að senda raðgögnin í gegnum FMC til ytri PHY. Þessir púðar eru tengdir við sendingarpinna Senditæki.
LANE0_TXD_N
REF_CLK_PAD_P Inntak Viðmiðunarklukkur mótteknar frá ytra PHY korti
REF_CLK_PAD_N
SYSRESTN Inntak Virkt-lágt kerfi endurstillt. Fullyrt með því að ýta á AL27 þrýstihnappinn um borð.
TX Inntak UART tengi við FPGA frá Host PC
RX Framleiðsla UART tengi við Host PC frá FPGA
PHY_MDIO Inntak/úttak Stjórnunargögn IO tengi fyrir aðgang að ytri PHY skrám
PHY_MDC Framleiðsla Stjórnunargögn IO klukka færð til ytri PHY
PHY_RST Framleiðsla Virkt-hátt endurstillingarmerki til ytri PHY

Undirkerfishlutir (Spyrðu spurningu)

Eftirfarandi hlutar lýsa undirkerfum sem notuð eru við hönnunina:

  • Core10GMAC
  • CoreUSXGMII
  • PF_XCVR_ERM
  • Mi-V örgjörva undirkerfi
  • FIFO rökfræði
  • PF_TX_PLL
  • PF_XCVR_REF_CLK
  • PF_CCC

Core10GMAC (Spyrðu spurningu)
Core10GMAC IP er 10 Gbps Ethernet MAC sem sendir og tekur á móti Ethernet pakkanum. Core10GMAC er stillt fyrir XGMII ham með kjarnagagnabreidd 64 bita. Kjarnagagnabreidd er breidd gagnaslóðarinnar sem er tengd við USXGMII IP. Breidd kerfisgagna, það er breidd viðmóts við notendarökfræði, er stillt sem 64 bita. Í þessari kynningu veitir FiFo_wrapper_Top einingin þetta viðmót. TX og RX Pause eiginleikar eru óvirkir og bæði MAC TX FIFO dýpt og MAC RX FIFO dýpt eru stillt á 256.
Core10GMAC IP er stillt með Mi-V mjúkum örgjörva og er fjallað ítarlega um Mi-V undirkerfishlutann. Fyrir upplýsingar um eiginleika og skrár Core10GMAC, sjá Core10GMAC notendahandbók.

CoreUSXGMII (Spyrðu spurningu)
CoreUSXGMII IP veitir XGMII viðmót milli MAC og senditækis og aðlagar Ethernet ramma að/frá MAC, byggt á sjálfvirkum gagnahraða með því að nota niðurskalun gagna eða uppskala rökfræði í RX og TX viðmótinu.
CoreUSXGMII er stillt með Mi-V mjúka örgjörvanum. Fyrir upplýsingar um eiginleika og skrár CoreUSXGMII, sjá CoreUSXGMII Handbook.

PF_XCVR_ERM (Spyrðu spurningu)
PF_XCVR IP veitir 10GBASE-R líkamlegt viðmót fyrir gagnaflutninga. PF_XCVR er stillt fyrir 64b/66b kóðun/afkóðun með scrambler/decramblera virkt með PCS viðmótsbreidd 64 bita í COREUSXGMII. PolarFire háhraða senditækið (PF_XCVR) er harður IP blokk og styður gagnahraða frá 250 Mbps til 12.5 Gbps. Í þessari kynningu er PF_XCVR stillt fyrir gagnahraðann 10312.5 Mbps. Það er stillt með CDR viðmiðunarklukku upp á 156.25 MHz með Lock to data valin sem CDR læsa ham.

Mi-V örgjörva undirkerfi (Spyrðu spurningu)
Mi-V örgjörva undirkerfið stillir Core10GMAC og CoreUSXGMII í gegnum Advanced High-performance Bus-Advanced Peripheral Bus (AHB-APB) tengi. Það hefur einnig samskipti við ytri AQR107 PHY í gegnum CoreGPIO sem veitir MDIO ákvæði 45 viðmótið sem er útfært í vélbúnaðinum.

Mynd 3-2. Mi-V undirkerfi

MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(2)

MIV_RV32IMA_L1_AHB Configurator stillir Reset Vector Address á 0x80000000, eins og sýnt er á myndinni á undan. Þetta er heimilisfangið sem örgjörvinn byrjar að keyra eftir endurstillingu. Aðalminni örgjörvans verður að vera aðgengilegt Mi-V AHB minnisviðmóti þar sem minniskortað vistfang er á bilinu 0x80000000 til 0x8FFFFFFF. Mi-V minnisviðmótið styður skyndiminni viðskipti en Mi-V MMIO viðmótið styður þau ekki.

Mi-V undirkerfi hefur samskipti við IP blokkina með því að nota eftirfarandi viðmót:

  • Core10GMAC: Mi-V (AHB frumkvöðull) > CoreAHBlite (AHB frumkvöðull) > CoreAHB_to_APB3 (APB frumkvöðull) > Core10GMAC (APB markmið). Eftirfarandi tafla sýnir skrárnar sem eru stilltar af Mi-V undirkerfi.

Tafla 3-2. Core10GMAC skrár

Skrá heimilisfang Offset Bit Tvöfaldur gildi
MAC TX stillingarskrá (0xA) 0x3 cfg_sys_mac_tx_en 1
0x4 sys_mac_tx_fcs_ins 1
MAC RX Config Register (0xB) 0x0 mac_rx_fcs_remove 1
0x3 cfg_sys_mac_rx-is 1
  • CoreUSXGMII: Mi-V (AHB frumkvöðull) > CoreAHBlite (AHB frumkvöðull) > CoreAHB_to_APB3 (APB frumkvöðull) > CoreUSXGMII (APB markmið). Skrár sem eru stilltar af Mi-V undirkerfi eru skráðar í eftirfarandi töflu.

Tafla 3-3. CoreUSXGMII skrár

Skráðu þig Offset Lýsing
USXGMII-CONTROL_REG 0x0 Stjórna: Virkjar/slökkva á USXGMII Auto samningaviðræðum
USXGMII_STATUS_REG 0x4 Staða: Gefur til kynna stöðu tengils ásamt sjálfvirkri samningastöðu
USXGMII_AN_ADV 0x8 Sjálfvirk samningaauglýsing: Stillir rekstrarham og stillir hraðavalið
USXGMII_AN_LP_ADV 0xC Sjálfvirk samningaviðræður Link Partner Base Page Geta: Read Only skráning gefur til kynna tengifélaga USXGMII uppsetningu
  • CoreUARTAPB: Mi-V (AHB frumkvöðull) > CoreAHBlite (AHB frumkvöðull) > CoreAHB_to_APB3 (APB frumkvöðull) > CoreUARTAPB (APB markmið).
  • Aquantia PHY (AQR107): Mi-V (AHB frumkvöðull) > CoreAHBlite (AHB frumkvöðull) > CoreAHB_to_APB3 (APB frumkvöðull) > CoreGPIO (APB mark). Eftirfarandi tafla sýnir skrárnar sem eru stilltar af Mi-V undirkerfi.

Tafla 3-4. PHY skráir

Skráðu þig Offset Lýsing
LÆKNASKRÁNING 0x4 Virkjar/slökkva á/endurræsa sjálfvirka samningagerð
Athugið: Fyrir upplýsingar um eiginleika og skrár Aquantia PHY, sjá AQR107 Handbók.
  • PF_SRAM: PolarFire kerfisstýringin frumstillir LSRAMs með notendaforriti og sleppir endurstillingu kerfisins.

FIFO Logic (Spyrðu spurningu)
FIFO viðmótsrökfræðin endurnýjar CORE10GMAC RX gögnin til TX gagna. FiFo_wrapper_Top er notendaskilgreind RTL eining, sem notar CoreFIFO IP til að lykkja MAC RX pakkaviðmótið við MAC TX pakkaviðmótið.

PF_TX_PLL (Spyrðu spurningu)
PF_TX_PLL IP myndar bitaklukkuna sem þarf fyrir senditækið.
PolarFire Sendi PLL (PF_TX_PLL) er harður IP blokk sem veitir bitklukku og viðmiðunarklukku til senditækisins. Sendi PLL er stillt með viðmiðunarklukku 156.25 MHz og býr til úttaksklukku upp á 10312.5 Mbps.

PF_XCVR_REF_CLK (Spyrðu spurningu)
PF_XCVR_REF_CLK býr til efnisklukkuna og viðmiðunarklukkuna fyrir senditækið og TX_PLL. Sendiviðmiðunarklukkan (PF_XCVR_REF_CLK) er harður IP-klukka sem veitir viðmiðunarklukku (REF_CLK) 156.25 MHz til sendingar-PLL og efnisviðmiðunarklukku (FAB_REF_CLK) sem er veitt sem inntak í Clock Conditioning Circuit (CCC) til að búa til PCLK (fyrir uppsetningu) og I_SYS_CLK af CORE10GMAC.

PF_CCC (Spyrðu spurningu)
PF_CCC IP tilvikin veita nauðsynlega klukkutíðni fyrir CoreUSXGMII, Core10GMAC og FIFO rökfræði. PolarFire Clock Conditioning Circuitry (CCC) blokkin gefur inntaksklukku upp á 148.5 MHz frá FAB_REF_CLK merkinu (úttak PF_XCVR_REF_CLK) og myndar 50 MHz klukku við OUT0 og 156.25 við OUT1. OUT0 tengi CCC er notað fyrir uppsetninguna og OUT1 er notað fyrir notendarökfræði í hönnuninni. Mi-V mjúkur örgjörvi fær hraðaupplýsingar frá því að stilla PF_CCC staðsetningarnar í gegnum DRI viðmótið, sjá eftirfarandi mynd.

Mynd 3-3. Mi-V mjúkur örgjörvi – DRI – PF_CCC tengi

MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(3)

Eftirfarandi tafla sýnir klukkurnar sem myndaðar eru af PF_CCC stöðvunum sem notaðar eru til að búa til RX og TX klukkur fyrir USXGMII og Core10GMAC.

Tafla 3-5. USXGMII og Core10GMAC klukkuheimildir

PF_CCC tilvik Inntaksheimild Úttaksklukkur
CCC_XCVR_Rx_Ref_0 XCVR_RX_CLK USXGMII_core_rx_clk
Core10GMAC_Icore_rx_clk
PF_CCC_0 PF_XCVR_REF_CLK_1 USXGMII_core_tx_clk
Core10GMAC_Icore_tx_clk

Fyrir frekari upplýsingar, sjá Klukkuuppbygging.

PF_INIT_MONITOR (Spyrðu spurningu)
PF_POWER_INIT blokkin tryggir að tækið sé ræst á kerfisbundinn hátt. Ferlið við að kveikja á tækinu inniheldur þrjú skref:

  1. Endurstillt kveikja
  2. Forrituð ræsing tækis
  3. Hönnun frumstilling

Við frumstillingu hönnunar er uppsetning senditækisins frumstillt með því að nota gögnin sem eru geymd í órokna minni. Úttak PF_POWER_INIT blokkarinnar er ANDed með endurstillingunum sem notaðar eru í hönnuninni til að endurstilla alla rökfræði.

Klukkuuppbygging (Spyrðu spurningu)

Eftirfarandi mynd sýnir klukkubyggingu PolarFire USXGMII hönnunarinnar og samanstendur af eftirfarandi klukkulénum:

  • Á flís 160 MHz RC Oscillator: Drif PF_XCVR_ERM_C0:XCVR_CTRL_CLK
  • PF_XCVR_REF_CLK_C0: Býr til viðmiðunarklukku sem krafist er fyrir PF_DRI_C0 blokkina
  • PF_XCVR_REF_CLK_1: Býr til viðmiðunarklukkur sem krafist er fyrir:
    • Drifandi senditæki CDR viðmiðunarklukka notuð til að leiða RX klukkurnar fyrir senditæki, USXGMII og Core10GMAC blokkir.
    • Akstur TX klukka fyrir USXGMII og Core10GMAC blokkir.

Mynd 3-4. Klukka uppbygging

MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(4)

Endurstilla uppbyggingu (spyrðu spurningu)

Endurstilla uppbyggingin er útfærð í Clock_Reset_Subsystem SmartDesign file í Libero hönnuninni.

Þessi SmartDesign eining býr til eftirfarandi endurstillingarmerki:

  • FABRIC_RESET_N: Til að endurstilla Mi-V_undirkerfið. FABRIC_RESET_N er fullyrt þegar SYSRESET_N, PHY_RST_OUT, DEVICE_INIT_DONE og PLL_LOCK merki eru staðfest.
    PHY_RST_OUT er fullyrt þegar ytri PHY er kveikt á.
  • XCVR_PCS_PMA_RESET og PHY_RST: Til að endurstilla PolarFire senditæki (PF_XCVR_ERM) PMA og PCS. XCVR_PCS_PMA_RESET og PHY_RST er fullyrt þegar SYSRESETN og DEVICE_INIT_DONE merki eru staðfest.

Mi-V undirkerfið býr til eftirfarandi endurstillingarmerki eftir endurstillingu:

  • EXT_RST: Til að endurstilla FIFO, USXGMII blokkir.
  • MAC_RST: Til að endurstilla Core10GMAC blokk með því að nota CoreGPIO APB tengi.

Auðlindanotkun (Spyrðu spurningu)
Eftirfarandi tafla sýnir auðlindanýtingu UXSGMII hönnunarinnar á MPF300T tækinu. Þessi skýrsla er fengin á eftir Staður og leið.

Tafla 3-6. USXGMII auðlindanýting

Frumefni Notað Samtals Prósentatage
4LUT 28329 299544 9.46
DFF 22681 299544 7.57
Rökfræðilegir þættir 32592 299544 10.88

Uppsetning á kynningu (Spyrðu spurningu)

Þessi hluti lýsir skrefum til að setja upp vélbúnaðinn og forrita FPGA.

Að setja upp kynninguna felur í sér eftirfarandi skref:

  • Uppsetning vélbúnaðar
  • Forritun tækisins með FlashPro Express

Uppsetning vélbúnaðar (spyrðu spurningu)
Þessi hluti lýsir því hvernig á að tengja alla íhluti sem þarf til að keyra kynninguna.

Til að setja upp vélbúnaðinn skaltu fylgja þessum skrefum:

  1. Tengdu prófunareininguna við LAN með Cat 6 snúru.
  2. Tengdu Host PC við sama staðarnet með Cat 6 snúru.
  3. Tengdu hýsingartölvuna og myndbandsbúnaðinn í gegnum J12 myndbandsbúnaðarins með USB-snúrunni.
  4. Settu Aquantia PHY dótturkortið í FMC tengið á myndbandsbúnaðinum.
  5. Tengdu Aquantia PHY dótturkortið og prófunareininguna með því að nota Cat 6 snúruna. Við prófunareininguna skaltu nota 10Gbe breytilegt gagnahraða tengi (tdample, höfn 9).
  6. Tengdu aflgjafasnúruna við J20 myndbandsbúnaðarins.
  7. Gakktu úr skugga um að eftirfarandi jumper stillingar séu stilltar á myndbandabúnaðinum.
    Tafla 4-1. Jumper og Switch Stillingar
    Jumper Sjálfgefin staðsetning Virkni
    J15 Opið SPI Target og Initiator ham val. Sjálfgefið er SPI frumkvöðull.
    J17 Opið 100K PD fyrir TRSTn. Sjálfgefið er að 1K PD sé tengdur.
    J19 Pinna 1 og 2 Sjálfgefið: XCVR_VREF er tengt við GND.
    J28 Pinna 1 og 2 Sjálfgefið: Forritun í gegnum FTDI.
    J24 Pinna 2 og 4 Sjálfgefið: VDDAUX4 binditage er stillt á 3V3.
    J25 Pinna 5 og 6 Sjálfgefið: Bank4 voltage er stillt á 1V8.
    J36 Pinna 1 og 2 Sjálfgefið: Kveikt á borði í gegnum SW4.
    SW4 OFF (Pinna 2–3 og 5–6 stöður) Kveikt og slökkt rofi.
    SW6 SLÖKKT Notendarennibrautarrofi. Sjálfgefin staðsetning: OFF.
    J20 12V inntak 12V inntak á borðið.
  8. Kveiktu á Host PC og prófunareiningunni.
  9. Kveiktu á myndbandsbúnaðinum með því að nota SW4 rennisofann.

PolarFire USXGMII vélbúnaðurinn er settur upp eins og sýnt er á mynd 4-1. Til að forrita PolarFire tækið, sjáðu kaflann Forritun PolarFire tækisins.

Mynd 4-1. Uppsetning borðs

MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(5)

Forritun PolarFire tækisins (Spyrðu spurningu)

PolarFire tækið er hægt að forrita með einhverri af eftirfarandi aðferðum:

  • Forritun tækisins með FlashPro Express
  • Forritun tækisins með Libero SoC

Forritun tækisins með FlashPro Express (Spyrðu spurningu)
Þessi hluti lýsir því hvernig á að forrita PolarFire tækið með .job file með FlashPro Express.

.starfið file er hlaðið niður með eftirfarandi hlekk: www.microchip.com/en-us/application-notes/AN5488

Til að forrita PolarFire tækið með .job file, fylgdu þessum skrefum:

  1. Á hýsingartölvunni skaltu ræsa FlashPro Express hugbúnaðinn úr uppsetningarskránni.
  2. Til að búa til nýtt verkverkefni, veldu Nýtt eða Nýtt verkverkefni úr FlashPro Express Job úr Verkefnavalmyndinni.
  3. Sláðu inn eftirfarandi upplýsingar í New Job Project from FlashPro Express Job svargluggann:
    • Að forrita starfið file: Smelltu á Vafra og farðu að staðsetningu þar sem .starfið file er staðsett og veldu file. Sjálfgefin staðsetning er: <$Download_Directory>\mpf_an5488_v2024p1_df\Programming_job
    • FlashPro Express staðsetning vinnuverkefnis: Veldu Vafra og farðu að staðsetningunni þar sem þú vilt vista verkefnið.
  4. Smelltu á OK. Nauðsynlegt forritunar-.starf file er valið og tilbúið til forritunar í tækinu.
  5. Staðfestu að forritaranúmer birtist í Forritara reitnum. Ef það gerir það ekki, staðfestu töflutengingarnar og smelltu á Refresh/Rescan Programmers.
  6. Smelltu á RUN til að forrita tækið. Þegar tækið hefur verið forritað með góðum árangri birtist staða RUN PASSED. Sjá Keyra kynningu.

Forritun tækisins með Libero SoC (Spyrðu spurningu)
PolarFire tækið er forritað með Libero® SoC. Libero SoC verkefnið er algjörlega smíðað og keyrt úr myndun, stað og leið, sannprófun tímasetningar, FPGA fylki gagnaframleiðslu, hönnun og minni frumstillingu, bitastraumsmyndun og FPGA forritun.

Til að forrita PolarFire tækið þarf að opna Libero verkefnið í Libero SoC og keyra eftirfarandi skref aftur:

  • Hönnun og frumstilling á minni: Í þessu skrefi eru eftirfarandi valkostir valdir:
    • Geymslutegund (sNVM, µPROM, eða SPI Flash) fyrir frumstillingarbiðlarann ​​til að frumstilla tilnefndan vinnsluminni blokk.
    • Búa til frumstillingarbiðlarann ​​með því að velja notendaforritið file (.hex).
  • Bitstream Generation: Í þessu skrefi, STAPL file er búið til fyrir PolarFire tækið.
  • FPGA forritun: Í þessu skrefi er PolarFire tækið forritað með því að nota STAPL file.

Til að forrita PolarFire tækið með Libero verkefninu skaltu fylgja þessum skrefum:

  1. Ræstu Libero SoC.
  2. Opnaðu Libero verkefnið sem er búið til með TCL forskriftum með því að velja Libero_Project.prjx file frá eftirfarandi stað:
    <$Hönnun_Files_Directory>\mpf_an5488_v2024p1_df\TCL_Scripts\Libero_Project
  3. Veldu Hönnun frumstillingargögn og minningar.
  4. Veldu Logical RAM Instance.
  5. Veldu geymslutegund.
  6. Veldu Import valkostinn til að flytja inn notandaforrit file.
  7. Veldu forritið file.
  8. Notaðu stillinguna.
  9. Veldu valkostinn Búa til upphafsgögn hönnunar.
    Upphafsgögn hönnunar eru mynduð.
  10. Veldu Búa til bitastraum til að búa til bitastraum fyrir PolarFire tækið.
  11. Veldu Run PROGRAM Action til að forrita PolarFire tækið.
    PolarFire tækið er nú forritað.

Að keyra kynninguna (Spyrðu spurningu)

Þessi hluti lýsir skrefum til að keyra kynninguna með góðum árangri og fylgjast með Ethernet pökkunum sem sendar eru og mótteknar af Ethernet prófunareiningunni.

Eftirfarandi atriði lýsa yfirview af demoinu:

  • Prófseiningin kemur af stað Ethernet umferð á línunni. Á kerfishliðinni stillir FPGA AQR107 PHY. Síðan eru sjálfvirk samningaviðræður (AN) sendar til CoreUSXGMII í gegnum AQR107 PHY og sjálfvirkum samningaviðræðum er lokið á kerfishliðinni.
  • Ethernet umferðin er móttekin á USXGMII í gegnum XCVR braut sem er tengd við AQR107 PHY á 10G dótturborði. Ethernet-pakkar eru teknir í lykkju á USER FIFO sem staðsett er á CORE10GMAC kerfisviðmótinu.
  • Prófseiningin tekur við pakkanum frá AQR107 PHY í gegnum Cat6 snúru og athugar hvort CRC villur séu. Það sýnir fjölda pakka sem eru sendar, mótteknar, mótteknar villur og línuafköst.

Mikilvægt: Áður en kynningin er keyrð:

  • Gakktu úr skugga um að kynningarvélbúnaðurinn sé settur upp eins og lýst er í Uppsetning á kynningu.
  • Notandinn verður að vita hvernig á að ræsa prófunareiningarhugbúnaðinn á hýsiltölvunni, uppgötva prófunareininguna og nota hugbúnaðinn fyrir prófunareininguna.

Til að keyra USXGMII kynninguna skaltu fylgja þessum skrefum:

  1. Stilltu prófunareininguna fyrir 10GBASE-T auglýsingu með því að nota hugbúnaðinn fyrir prófunareininguna.
    Mynd 5-1. 10GBASE-T auglýsingMICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(6)
  2. Ræstu TeraTerm með 3. FlashPro5 tenginu og 115200 Baud hraða.
    Mynd 5-2. TeraTerm stillingar
  3. MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(7)Endurstilltu hönnunina eða kveiktu á myndspjaldinu.
  4. Fylgstu með UART skilaboðunum til að ljúka PHY frumstillingu, AN virkt á milli ytri PHY og USXGMII, MAC stillingar og 10G klukku stillt skilaboð.
    Mynd 5-3. UART skilaboð - 1 MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(8)
  5. Fylgstu með 10G umferð sem er send og móttekin af prófunareiningunni.
    Mynd 5-4. 10G umferðarskýrsla
    MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(9)
  6. Stilltu prófunareininguna fyrir 5GBASE-T auglýsingu.
    Mynd 5-5. 5GBASE-T auglýsing
    MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(10)
  7. Fylgstu með klukkum stilltum skilaboðum fyrir 5G gagnahraða á TeraTerm.
    Mynd 5-6. UART skilaboð -2
    MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(11)
  8. Fylgstu með 5G umferð sem er send og móttekin af prófunareiningunni.
    Mynd 5-7. 5G umferðarskýrsla
    MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(12)
  9. Stilltu prófunareininguna fyrir 2.5BASE-T auglýsingu.
    Mynd 5-8. 2.5GBASE-T auglýsing
    MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(13)
  10. Fylgstu með klukkum stilltum skilaboðum fyrir 2.5G gagnahraða á TeraTerm.
    Mynd 5-9. UART skilaboð - 3
    MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(14)
  11. Fylgstu með 2.5G umferð sem er send og móttekin af prófunareiningunni.
    Mynd 5-10. 2.5G umferðarskýrsla
    MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(15)
  12. Stilltu prófunareininguna fyrir 1000BASE-T auglýsingu.
    Mynd 5-11. 1000BASE-T auglýsing
    MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(16)
  13. Fylgstu með klukkum stilltum skilaboðum fyrir 1000BASE-T gagnahraða á TeraTerm.
    Mynd 5-12. UART skilaboð - 4
    MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(17)
  14. Fylgstu með 1000BASE-T umferð sem er send og móttekin af prófunareiningunni.
    Mynd 5-13. 1000BASE-T umferðarskýrsla
    MICROCHIP-AN5488-Polar-Fire-FPGA-USXGMII-Design-(18)

Viðauki A: Keyra Tcl skriftuna (Spyrðu spurningu)

Tcl forskriftir eru í PolarFire Video Kit Reference Design.

Til að keyra Tcl skaltu fylgja þessum skrefum:

  1. Ræstu Libero hugbúnaðinn.
  2. Smelltu á Verkefni > Keyra skriftu.
  3. Í niðurhalaða <$Download_Directory>\mpf_an5488_v2024p1_df\TCL_Scripts möppunni skaltu velja script.tcl.
  4. Smelltu á Run.

Eftir árangursríka framkvæmd Tcl handritsins er Libero verkefnið búið til í TCL_Scripts skránni.
Fyrir frekari upplýsingar um möppuskipulag mpf_an5488_v2024p1_df og Tcl forskrifta og skipana, sjá TCL_Scripts_readme.txt og Tcl Commands Reference Guide. Hafðu samband við tækniaðstoð fyrir allar fyrirspurnir um að keyra Tcl handritið.

Endurskoðunarsaga (Spyrðu spurningu)
Endurskoðunarferillinn lýsir þeim breytingum sem voru innleiddar í skjalinu. Breytingarnar eru taldar upp eftir endurskoðun, frá og með núverandi útgáfu.

Tafla 7-1. Endurskoðunarsaga

Endurskoðun Dagsetning Lýsing
A 08/2024 Eftirfarandi er listi yfir breytingar á endurskoðun A skjalsins:
  • Skjalið var flutt yfir í Microchip sniðmát.
  • Skjalnúmerið var uppfært í DS00005488A frá 50200885.
  • Auðkenni skjalsins var uppfært í AN5488 frá DG0885.
1.0 12/2019 Upphafleg útgáfa.

Microchip FPGA stuðningur

Microchip FPGA vöruhópur styður vörur sínar með ýmsum stuðningsþjónustu, þar á meðal þjónustu við viðskiptavini, tæknilega þjónustumiðstöð, a websíðuna og söluskrifstofur um allan heim. Viðskiptavinum er bent á að heimsækja Microchip á netinu áður en þeir hafa samband við þjónustudeild þar sem mjög líklegt er að fyrirspurnum þeirra hafi þegar verið svarað. Hafðu samband við tækniaðstoð í gegnum websíða kl www.microchip.com/support. Nefndu hlutanúmer FPGA tækisins, veldu viðeigandi tilfellaflokk og hlaðið upp hönnun files meðan verið er að búa til tæknilega aðstoð. Hafðu samband við þjónustuver fyrir ótæknilega vöruaðstoð, svo sem vöruverð, vöruuppfærslur, uppfærsluupplýsingar, pöntunarstöðu og heimild.

  • Frá Norður-Ameríku, hringdu í 800.262.1060
  • Frá öðrum heimshornum, hringdu í 650.318.4460
  • Fax, hvar sem er í heiminum, 650.318.8044

Örflöguupplýsingar

Örflögan Websíða
Microchip veitir stuðning á netinu í gegnum okkar websíða kl www.microchip.com/. Þetta websíða er notuð til að gera files og upplýsingar auðveldlega aðgengilegar viðskiptavinum.

Sumt af því efni sem til er inniheldur:

  • Vörustuðningur – Gagnablöð og errata, umsóknarskýringar og sample forrit, hönnunarauðlindir, notendahandbækur og stuðningsskjöl fyrir vélbúnað, nýjustu hugbúnaðarútgáfur og geymdur hugbúnaður
  • Almenn tækniaðstoð - Algengar spurningar (algengar spurningar), beiðnir um tækniaðstoð, umræðuhópar á netinu, skráning meðlima í smáflöguhönnunaraðila
  • Business of Microchip – Vöruvals- og pöntunarleiðbeiningar, nýjustu fréttatilkynningar Microchip, skráningu námskeiða og viðburða, skráningar á Microchip söluskrifstofum, dreifingaraðilum og verksmiðjufulltrúum

Tilkynningaþjónusta um vörubreytingar
Tilkynningarþjónusta Microchip hjálpar til við að halda viðskiptavinum upplýstum um Microchip vörur. Áskrifendur munu fá tilkynningu í tölvupósti hvenær sem breytingar, uppfærslur, endurskoðanir eða skekkjur eru tengdar tiltekinni vöruflokki eða þróunarverkfæri sem vekur áhuga.
Til að skrá sig, farðu á www.microchip.com/pcn og fylgdu skráningarleiðbeiningunum.

Þjónustudeild

Notendur Microchip vara geta fengið aðstoð í gegnum nokkrar rásir:

  • Dreifingaraðili eða fulltrúi
  • Söluskrifstofa á staðnum
  • Embedded Solutions Engineer (ESE)
  • Tæknileg aðstoð

Viðskiptavinir ættu að hafa samband við dreifingaraðila sinn, fulltrúa eða ESE til að fá aðstoð. Staðbundnar söluskrifstofur eru einnig tiltækar til að aðstoða viðskiptavini. Listi yfir söluskrifstofur og staðsetningar er innifalinn í þessu skjali. Tæknileg aðstoð er í boði í gegnum websíða á: www.microchip.com/support

Örflögutæki Kóðaverndareiginleiki

Athugaðu eftirfarandi upplýsingar um kóðaverndareiginleikann á Microchip vörum:

  • Örflöguvörur uppfylla forskriftirnar í tilteknu örflögugagnablaði þeirra.
  • Microchip telur að vöruflokkur þess sé öruggur þegar þær eru notaðar á tilsettan hátt, innan rekstrarforskrifta og við venjulegar aðstæður.
  • Örflögu metur og verndar hugverkaréttindi sín ákaft. Tilraunir til að brjóta kóða verndareiginleika Microchip vöru eru stranglega bannaðar og geta brotið gegn Digital Millennium Copyright Act.
  • Hvorki Microchip né nokkur annar hálfleiðaraframleiðandi getur ábyrgst öryggi kóðans. Kóðavernd þýðir ekki að við tryggjum að varan sé „óbrjótanleg“. Kóðavernd er í stöðugri þróun. Microchip hefur skuldbundið sig til að bæta stöðugt kóðaverndareiginleika vara okkar.

Lagatilkynning
Þetta rit og upplýsingarnar hér má aðeins nota með Microchip vörur, þar á meðal til að hanna, prófa og samþætta Microchip vörur með forritinu þínu. Notkun þessara upplýsinga á annan hátt brýtur í bága við þessa skilmála. Upplýsingar um tækjaforrit eru aðeins veittar þér til þæginda og uppfærslur kunna að koma í stað þeirra. Það er á þína ábyrgð að tryggja að umsókn þín uppfylli forskriftir þínar. Hafðu samband við staðbundna söluskrifstofu Microchip til að fá frekari aðstoð eða fáðu frekari aðstoð á www.microchip.com/en-us/support/design-help/client-support-services.

ÞESSAR UPPLÝSINGAR ER LAÐAR AF MICROCHIP „Eins og þær eru“. MICROCHIP GERIR ENGIN STAÐSETNING EÐA ÁBYRGÐ HVORKI ER SKÝRT EÐA ÓBEINING, SKRIFTLIG EÐA munnlega, LÖGBEÐUR EÐA ANNARS, TENGJAÐ UPPLÝSINGUM ÞAÐ MEÐ EN EKKI TAKMARKAÐ VIÐ EINHVERJAR ÓBEINNAR Ábyrgðar- og ábyrgðir HÆFNI Í SÉRSTÖKNUM TILGANGI EÐA ÁBYRGÐ TENGST ÁSTANDI ÞESS, GÆÐUM EÐA AFKOMU.

MICROCHIP VERÐUR Í ENGUM TILKYNNINGUM ÁBYRGÐ Á NEIGU ÓBEINU, SÉRSTÖKUM, REFSINGU, TILVALUSTU EÐA AFLEITATAPI, Tjóni, KOSTNAÐI EÐA KOSTNAÐI af einhverju tagi sem tengist UPPLÝSINGUM EÐA NOTKUN ÞEIRRA, HVER SEM AFRIÐI AF ÞVÍ. MÖGULEIKUR EÐA Tjónið er fyrirsjáanlegt. AÐ FULLSTA MÁL LÖGUM LEYFIÐ VERÐUR HEILDARÁBYRGÐ MICROCHIP Á ALLAR KRÖFUR Á EINHVER HÁTT TENGST UPPLÝSINGARNIR EÐA NOTKUN ÞESSAR EKKI ÚR SEM ÞAÐ SEM ÞÚ HEFUR GREIÐIÐ BEINLEGT FYRIR UPPLÝSINGARNUM. Notkun örflögutækja í lífsbjörgunar- og/eða öryggisforritum er algjörlega á ábyrgð kaupanda og kaupandinn samþykkir að verja, skaða og halda örflögu skaðlausum fyrir hvers kyns tjóni, kröfum, málsókn eða kostnaði sem hlýst af slíkri notkun. Engin leyfi eru send, óbeint eða á annan hátt, undir neinum Microchip hugverkaréttindum nema annað sé tekið fram.

Vörumerki
Nafnið og lógó örflögunnar, örmerkið, Adaptec, AVR, AVR merki, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStylus, maXTouch, MediaLB, megaAVR, Microsemi, Microsemi merki, MOST, MOST merki, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 merki, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST merki, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron og XMEGA eru skráð vörumerki Microchip Technology Incorporated í Bandaríkjunum og öðrum löndum.

AgileSwitch, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus merki, Quiet-Wire, SmartFusion, SyncWorld, TimeCesium, TimeHub, TimePictra, TimeProvider og ZL eru skráð vörumerki Microchip Technology Incorporated in the USA Adjacent Key Suppression, AKS, Analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching, BlueSky, BodyCom, Clockstudio , CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, Dynamic Average Matching, DAM, ECAN, Espresso T1S, EtherGREEN, EyeOpen, GridTime, IdealBridge, IGaT, IN-Circuit Intelligent, IN-Circuit Intelligent Serial, IN-Circuit Intelligent Serial , IntelliMOS, Inter-Chip Connectivity, JitterBlocker, Knob-on-Display, MarginLink, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB Certified merki, MPLIB, MPLINK, mSiC, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, Power MOS IV, Power MOS 7, PowerSmart, PureSilicon , QMatrix, REAL ICE, Ripple Blocker, RTAX, RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance , Trusted Time, TSHARC, Turing, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect og ZENA eru vörumerki Microchip

Tækni innlimuð í Bandaríkjunum og öðrum löndum. SQTP er þjónustumerki Microchip Technology Incorporated í Bandaríkjunum Adaptec lógóið, Frequency on Demand, Silicon Storage Technology og Symmcom eru skráð vörumerki Microchip Technology Inc. í öðrum löndum. GestIC er skráð vörumerki Microchip Technology Germany II GmbH & Co. KG, dótturfyrirtækis Microchip Technology Inc., í öðrum löndum.
Öll önnur vörumerki sem nefnd eru hér eru eign viðkomandi fyrirtækja.
© 2024, Microchip Technology Incorporated og dótturfélög þess. Allur réttur áskilinn.
ISBN: 978-1-6683-0118-0

Gæðastjórnunarkerfi
Fyrir upplýsingar um gæðastjórnunarkerfi Microchip, vinsamlegast farðu á www.microchip.com/quality.

Sala og þjónusta um allan heim

BANDARÍKIN ASÍA/KYRAHAFA ASÍA/KYRAHAFA EVRÓPA
Skrifstofa fyrirtækja
2355 West Chandler Blvd. Chandler, AZ 85224-6199
Sími: 480-792-7200
Fax: 480-792-7277
Tæknileg aðstoð: www.microchip.com/support
Web Heimilisfang: www.microchip.com
Atlanta
Duluth, GA
Sími: 678-957-9614
Fax: 678-957-1455
Austin, TX
Sími: 512-257-3370
Boston Westborough, MA Sími: 774-760-0087
Fax: 774-760-0088
Chicago
Itasca, IL
Sími: 630-285-0071
Fax: 630-285-0075
Dallas
Addison, TX
Sími: 972-818-7423
Fax: 972-818-2924
Detroit
Novi, MI
Sími: 248-848-4000
Houston, TX
Sími: 281-894-5983
Indianapolis Noblesville, IN Sími: 317-773-8323
Fax: 317-773-5453
Sími: 317-536-2380
Los Angeles Mission Viejo, CA Sími: 949-462-9523
Fax: 949-462-9608
Sími: 951-273-7800
Raleigh, NC
Sími: 919-844-7510
New York, NY
Sími: 631-435-6000
San Jose, Kaliforníu
Sími: 408-735-9110
Sími: 408-436-4270
Kanada - Toronto
Sími: 905-695-1980
Fax: 905-695-2078
Ástralía - Sydney
Sími: 61-2-9868-6733
Kína - Peking
Sími: 86-10-8569-7000
Kína - Chengdu
Sími: 86-28-8665-5511
Kína - Chongqing
Sími: 86-23-8980-9588
Kína - Dongguan
Sími: 86-769-8702-9880
Kína - Guangzhou
Sími: 86-20-8755-8029
Kína - Hangzhou
Sími: 86-571-8792-8115
Kína – Hong Kong SAR
Sími: 852-2943-5100
Kína - Nanjing
Sími: 86-25-8473-2460
Kína - Qingdao
Sími: 86-532-8502-7355
Kína - Shanghai
Sími: 86-21-3326-8000
Kína - Shenyang
Sími: 86-24-2334-2829
Kína - Shenzhen
Sími: 86-755-8864-2200
Kína - Suzhou
Sími: 86-186-6233-1526
Kína - Wuhan
Sími: 86-27-5980-5300
Kína - Xian
Sími: 86-29-8833-7252
Kína - Xiamen
Sími: 86-592-2388138
Kína - Zhuhai
Sími: 86-756-3210040
Indland - Bangalore
Sími: 91-80-3090-4444
Indland - Nýja Delí
Sími: 91-11-4160-8631
Indland - Pune
Sími: 91-20-4121-0141
Japan - Osaka
Sími: 81-6-6152-7160
Japan - Tókýó
Sími: 81-3-6880- 3770
Kórea - Daegu
Sími: 82-53-744-4301
Kórea - Seúl
Sími: 82-2-554-7200
Malasía - Kuala Lumpur
Sími: 60-3-7651-7906
Malasía - Penang
Sími: 60-4-227-8870
Filippseyjar - Manila
Sími: 63-2-634-9065
Singapore
Sími: 65-6334-8870
Taívan – Hsin Chu
Sími: 886-3-577-8366
Taívan - Kaohsiung
Sími: 886-7-213-7830
Taívan - Taipei
Sími: 886-2-2508-8600
Taíland - Bangkok
Sími: 66-2-694-1351
Víetnam - Ho Chi Minh
Sími: 84-28-5448-2100
Austurríki – Wels
Sími: 43-7242-2244-39
Fax: 43-7242-2244-393
Danmörk - Kaupmannahöfn
Sími: 45-4485-5910
Fax: 45-4485-2829
Finnland – Espoo
Sími: 358-9-4520-820
Frakkland - París
Tel: 33-1-69-53-63-20
Fax: 33-1-69-30-90-79
Þýskaland - Garching
Sími: 49-8931-9700
Þýskaland - Haan
Sími: 49-2129-3766400
Þýskaland – Heilbronn
Sími: 49-7131-72400
Þýskaland – Karlsruhe
Sími: 49-721-625370
Þýskaland - Munchen
Tel: 49-89-627-144-0
Fax: 49-89-627-144-44
Þýskaland – Rosenheim
Sími: 49-8031-354-560
Ísrael - Hod Hasharon
Sími: 972-9-775-5100
Ítalía - Mílanó
Sími: 39-0331-742611
Fax: 39-0331-466781
Ítalía - Padova
Sími: 39-049-7625286
Holland – Drunen
Sími: 31-416-690399
Fax: 31-416-690340
Noregur - Þrándheimur
Sími: 47-72884388
Pólland - Varsjá
Sími: 48-22-3325737
Rúmenía - Búkarest
Tel: 40-21-407-87-50
Spánn - Madríd
Tel: 34-91-708-08-90
Fax: 34-91-708-08-91
Svíþjóð – Gautaborg
Tel: 46-31-704-60-40
Svíþjóð - Stokkhólmur
Sími: 46-8-5090-4654
Bretland - Wokingham
Sími: 44-118-921-5800
Fax: 44-118-921-5820

 Umsóknarathugið
© 2024 Microchip Technology Inc. og dótturfélög þess

Skjöl / auðlindir

MICROCHIP AN5488 Polar Fire FPGA USXGMII hönnun [pdfNotendahandbók
AN5488 Polar Fire FPGA USXGMII hönnun, AN5488, Polar Fire FPGA USXGMII hönnun, FPGA USXGMII hönnun, USXGMII hönnun, hönnun

Heimildir

Skildu eftir athugasemd

Netfangið þitt verður ekki birt. Nauðsynlegir reitir eru merktir *