Lærðu um FPGA-IPUG-02043-1.6 FIR sía IP kjarna fyrir LatticeXP2, LatticeECP3 og LatticeECP5 FPGA tæki. Bættu merkjavinnslu með stillingum sem eru sérsniðnar að mismunandi rásum og krönum. Kannaðu samhæfni hönnunarverkfæra og upplýsingar um auðlindanýtingu.
Lærðu um kosti þess að nota innri Oscillator IP Core í Intel tækjum eins og MAX II, MAX V og MAX 10. AN 496 veitir hönnun td.amples til að spara borðpláss og kostnað í tengslum við ytri klukkurásir. Draga úr fjölda íhluta og innleiða ýmsar samskiptareglur auðveldlega.
Lærðu hvernig á að nota ALTERA_CORDIC IP kjarnann, með föstum punktaaðgerðum og CORDIC reiknirit. Þessi notendahandbók veitir hagnýtar lýsingar, færibreytur og merki fyrir VHDL og Verilog HDL kóða myndun. Styður DSP IP Core Device Family frá Intel.
Lærðu um Altera High-Speed Reed-Solomon IP kjarnann með þessari notendahandbók. Hentar fyrir 10G/100G Ethernet forrit, fullkomlega stillanlegi IP kjarninn býður upp á afkastamikil meira en 100 Gbps kóðara eða afkóðara fyrir villugreiningu og leiðréttingu. Fáðu alla eiginleika og tengda tengla í þessari yfirgripsmiklu handbók.